会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 5. 发明专利
    • 畫素電路以及驅動方法
    • 像素电路以及驱动方法
    • TW201730867A
    • 2017-09-01
    • TW105104776
    • 2016-02-18
    • 友達光電股份有限公司AU OPTRONICS CORPORATION
    • 許文曲HSU, WEI CHU施嫚雯SHIH, MAN WEN李建亞LEE, CHIEN YA
    • G09G3/32
    • 畫素電路包含發光二極體、第一電晶體、第一電容、補償電路、第二電容、第二電晶體以及第三電晶體。第一電晶體用以提供驅動電流予發光二極體。第一電容的第一端電性耦接第一電晶體的閘極端。補償電路電性耦接第一電晶體且用以使第一電晶體透過補償電路對參考電壓充放電。第二電晶體的第一端用以接收資料電壓。第二電晶體的第二端電性耦接第二電容。第三電晶體的第一端電性耦接第二電晶體以及第二電容。第三電晶體的第二端電性耦接第一電容的第二端或第一電晶體的閘極端。
    • 像素电路包含发光二极管、第一晶体管、第一电容、补偿电路、第二电容、第二晶体管以及第三晶体管。第一晶体管用以提供驱动电流予发光二极管。第一电容的第一端电性耦接第一晶体管的闸极端。补偿电路电性耦接第一晶体管且用以使第一晶体管透过补偿电路对参考电压充放电。第二晶体管的第一端用以接收数据电压。第二晶体管的第二端电性耦接第二电容。第三晶体管的第一端电性耦接第二晶体管以及第二电容。第三晶体管的第二端电性耦接第一电容的第二端或第一晶体管的闸极端。
    • 6. 发明专利
    • 畫素結構
    • 像素结构
    • TW201525965A
    • 2015-07-01
    • TW102149052
    • 2013-12-30
    • 友達光電股份有限公司AU OPTRONICS CORPORATION
    • 陳雅鈴CHEN, YA LING羅敬凱LO, CHING KAI施嫚雯SHIH, MAN WEN許文曲HSU, WEI CHU
    • G09G3/32
    • 一種畫素結構。畫素結構用以驅動一發光二極體,包括驅動電晶體、偏壓電壓產生器、初始化開關、第一掃描開關、第二掃描開關以及耦合開關。驅動電晶體接收偏壓電壓。偏壓電壓產生器產生偏壓電壓。初始化開關耦接在偏壓電壓產生器與第一參考電壓間,依據初始化控制信號以導通或斷開。第一掃描開關耦接在偏壓電壓產生器與第二參考電壓間,依據前級掃描信號以導通或斷開。第二掃描開關依據目前掃描信號以導通或斷開。耦合開關耦接在偏壓電壓產生器與驅動電晶體間,依據耦合控制信號以導通或斷開。
    • 一种像素结构。像素结构用以驱动一发光二极管,包括驱动晶体管、偏压电压产生器、初始化开关、第一扫描开关、第二扫描开关以及耦合开关。驱动晶体管接收偏压电压。偏压电压产生器产生偏压电压。初始化开关耦接在偏压电压产生器与第一参考电压间,依据初始化控制信号以导通或断开。第一扫描开关耦接在偏压电压产生器与第二参考电压间,依据前级扫描信号以导通或断开。第二扫描开关依据目前扫描信号以导通或断开。耦合开关耦接在偏压电压产生器与驱动晶体管间,依据耦合控制信号以导通或断开。
    • 9. 发明专利
    • 畫素及其畫素電路
    • 像素及其像素电路
    • TW201445538A
    • 2014-12-01
    • TW102119130
    • 2013-05-30
    • 友達光電股份有限公司AU OPTRONICS CORPORATION
    • 劉立偉LIU, LIWEI許文曲HSU, WEICHU
    • G09G3/32
    • G09G3/3233G09G2300/0814G09G2300/0819G09G2320/0233G09G2320/045
    • 一種畫素,其包含有機發光二極體、驅動電晶體、第一開關、第三開關及第四開關。驅動電晶體電性耦接於有機發光二極體。畫素處於資料寫入期間時,藉由第一開關將資料電壓寫入驅動電晶體之控制端。畫素處於補償期間時,第四開關導通驅動電晶體之控制端與第一端,使得驅動電晶體之控制端經由一電流路徑以進行充放電,俾使驅動電晶體之控制端的電壓形成補償電壓,補償電壓於發光期間導通驅動電晶體,且第三開關被開啟,使得驅動電流提供予有機發光二極體。再者,一種畫素電路亦在此揭露。
    • 一种像素,其包含有机发光二极管、驱动晶体管、第一开关、第三开关及第四开关。驱动晶体管电性耦接于有机发光二极管。像素处于数据写入期间时,借由第一开关将数据电压写入驱动晶体管之控制端。像素处于补偿期间时,第四开关导通驱动晶体管之控制端与第一端,使得驱动晶体管之控制端经由一电流路径以进行充放电,俾使驱动晶体管之控制端的电压形成补偿电压,补偿电压于发光期间导通驱动晶体管,且第三开关被打开,使得驱动电流提供予有机发光二极管。再者,一种像素电路亦在此揭露。