会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明授权
    • 쿠 대역(Ku-band) 주파수 합성기
    • KU BAND频率合成器
    • KR1019970008807B1
    • 1997-05-29
    • KR1019940035058
    • 1994-12-19
    • 주식회사 케이티한국전자통신연구원
    • 표철식엄순영안재영
    • H03L7/00
    • a VCO(22) for generating a frequency; a coupling means(10) for partially coupling a signal, and mostly passing the signal; a first mixer(11) for mixing a frequency; a LPF(12); a first amplifier(13) for amplifying an input signal; a first power divider(19) for dividing a reference frequency signal; a frequency mixer(15) for mixing a frequency according to a frequency control command; a second mixer(14) for mixing a frequency; a BPF(16); a second amplifier(17) for amplifying an input signal; a phase detection means(18) for detecting a phase difference; a loop filter(20) for removing a high frequency component, and integrating it; and a second power divider(21) for dividing an input. Accordingly, the ku-band frequency mixer reduces a system size, reduces a production cost, adds a frequency multiplier to an output terminal.
    • 用于产生频率的VCO(22); 用于部分地耦合信号并且主要通过信号的耦合装置(10) 用于混合频率的第一混频器(11) 一个LPF(12); 用于放大输入信号的第一放大器(13); 用于分割参考频率信号的第一功率分配器(19); 用于根据频率控制命令混合频率的混频器(15); 用于混合频率的第二混频器(14) BPF(16); 用于放大输入信号的第二放大器(17); 用于检测相位差的相位检测装置(18); 用于去除高频分量并将其整合的环路滤波器(20); 以及用于分割输入的第二功率分配器(21)。 因此,ku频带混频器减小系统尺寸,降低生产成本,向输出端添加倍频器。
    • 2. 发明公开
    • 이득 제어 기능을 갖는 광대역 위상동기루프(PLL) 주파수 합성기
    • KR1019960027347A
    • 1996-07-22
    • KR1019940035047
    • 1994-12-19
    • 주식회사 케이티한국전자통신연구원
    • 표철식엄순영
    • H03L7/00
    • 본 발명은 위성통신/방송 시스템, 디지탈 초고주파 통시 시스템 및 이동통신 시스템에 사용되는 주파수 합성기에 관한 것으로, 쿠밴드 전압 제어 발진기의 출력을 기준 주파수에 동기되어 체배된 국부 발진 신호에 의하여 엘밴드 주파수 신호로 변환하여 가변 주파수 분주기에 의하여 분주한 후에 외부의 기준 주파수 신호로부터 분주된 신호에 동기되도록 하는 광대역 주파수 합성기를 제공하기 위하여, 주파수를 발생시키는 제1주파수 발생 수단(1); 주파수를 발생시키는 제2주파수 발생 수단(2); 주파수를 체배하는 주파수 체배 수단(3); 주파수를 분주시키는 제1분주 수단(4); 주파수를 혼합하는 혼합 수단(9); 고주파를 제거하는 제2저역 통과 필터링 수단(10); 주파수를 증폭시키는 증폭 수단(11); 주파수를 분주하는 제2분주 수단(12); 위상차에 해당하는 펄스를 발생시키는 주파수/위상 비교 수단(5); 루프의 이득을 제어하고, 고주파 성분을 제거하는 루프 필터링 수단(6); 주파수 성분을 제거하는 제1저역 통과 필터링 수단(7); 및 주파수를 발생하는 전압 제어 발진 수단(VCO)(8)을 구비하여 소형, 경량 및 경제성이고 낮은 위상 잡음과 안정된 성능의 높은 신뢰도를 유지하는 효과가 있다.
    • 4. 发明公开
    • 위성통신 시스템을 위한 자동이득 제어 검출 회로
    • 卫星通信系统的自动增益控制检测电路
    • KR1019970055846A
    • 1997-07-31
    • KR1019950053175
    • 1995-12-21
    • 한국전자통신연구원주식회사 케이티
    • 표철식최재익
    • H04B1/16
    • 본 발명은 위성통신과 같이 신호대 잡음비가 낮은 무선통신 시스템의 수신기에서 전송 경로상에서 발생하는 신호레벨의 변동을 보상하기 위하여 사용하는 자동이득 제어 장치의 가변이득 증폭기의 이득을 조절하기 위하여 신호레벨을 검출하여 제어전압을 발생시키는 위성통신 시스템을 위한 자동이득제어 검출회로에 관한 것으로, 잡음이 포함된 복조된 신호로부터 피크잡음 전류를 제한하는 피크잡음 전류 제한기; 복조된 수신 신호와 기준전압의 피크를 검출하는 검출기; 상기 검출기로부터의 프크검출된 신호와 기준전압의 피크를 유지시키기 위한 지연기; 상기 지연기에 연결되어 수신신호의 리플성분을 제하기위한 필터; 상기 필터에 연결되어 신호레벨과 기준전압을 입력받아 I+Q-2VR에 해당하는 출력을 발생하여 신호레벨의 크기에 해당하는 출력을 발생시키는 가산기; 상기 가산기의 출력에 포함된 진폭왜곡을 제어하기 위한 로프필터인 적분기; 상기 적분기의 출력을 -0.6V로 클램프하여 가변이득증폭기를 보호하는 클램핑부; 및 출력전류를 제한하여 가변이득 증폭기를 안정하게 동작시키는 위한 전류제한부를 구비하는 것을 특징으로 한다.
    • 8. 发明公开
    • 쿠 대역(Ku-band) 주파수 합성기
    • Ku波段频率合成器
    • KR1019960027349A
    • 1996-07-22
    • KR1019940035058
    • 1994-12-19
    • 주식회사 케이티한국전자통신연구원
    • 표철식엄순영안재영
    • H03L7/00
    • 본 발명은 주파수 변환장치의 국부발진기에 사용되는 쿠 대역 주파수 합성기에 관한 것으로, 고출력 쿠(Ku) 대역 전압제어 발진기(Vlotage Controlled Oscilator, VCO)와 엘 대역(L-band) 주파수 합성기를 사용하여 디지탈 위상 동기 루프(PLL) 형태로 구성한 쿠(Ku) 대역 주파수 합성기를 제공하기 위하여, 주파수를 발생하는 전압 제어 발진 수단(VCO)(22); 신호의 일부만을 결합하고 대부분 통과시키는 결합 수단(10); 주파수를 혼합하는 제1혼합 수단(11); 하측파대만을 통과시키는 저역 통과 필터링 수단(12); 입력을 증폭하는 제1증폭 수단(13); 기준 주파수 신호를 분할하는 제1전력 분할 수단(19); 주파수 제어 명령에 따라 주파수를 합성하는 주파수 합성 수단(15); 주파수를 혼합하는 제2혼합 수단(14); 일정 대역을 통과시키는 대역 통과 필터링 수단(16); 입력을 증폭하는 제2증폭 수단(17); 위상차를 검출하는 위상 검출 수단(18); 고주파 성분을 제거하고 적분하는 루프 필터링 수단(20); 입력을 분할하는 제2전력 분할 수단(21)을 구비하여 시스템을 소형화하고 가격을 낮출 수 있고 주파수 체배기를 출력단에 첨가시켜 다양하게 이용할 수 있는 효과가 있다.
    • 9. 发明授权
    • 디지탈 신호처리 방식을 이용한 입력신호의 위상변화 검출회로
    • 用于检测相变的电路
    • KR1019960009537B1
    • 1996-07-20
    • KR1019930028941
    • 1993-12-21
    • 한국전자통신연구원주식회사 케이티
    • 조진호표철식최재익
    • H04L7/04
    • The circuit includes an ADC(1) for digitizing an input data; RAM(2) for storing the data; a MAC (Multiple & Accumulator) (4) for correlated accumulation of an output and input data; a coefficient PROM(3) for sending the data to the MAC after sampling a 1331/3Kb/s analog signal; the first. output latch(5) for generating an output whenever a PROM output is matched to a counter setting value; an input latch(6) for assigning the starting address; a counter(7) for counting an address; first adder for increasing the address; Incosh PROM(9) for inputting Incosh function value as an address after transforming the output of the 1st output latch, or for outputting an Incosh value corresponding to the address; a frame accumulator(12) for adding and accumulating the data; 2nd output latch(13) for latching an output of the frame accumulator; thereby improving a phase change detection.
    • 该电路包括用于数字化输入数据的ADC(1); RAM(2),用于存储数据; 用于输出和输入数据的相关累积的MAC(多重和累加器)(4); 用于在采样1331 / 3Kb / s模拟信号之后将数据发送到MAC的系数PROM(3); 首先。 输出锁存器(5),用于当PROM输出与计数器设置值匹配时产生输出; 用于分配起始地址的输入锁存器(6) 用于计数地址的计数器(7) 用于增加地址的第一加法器; Incosh PROM(9),用于在变换第1输出锁存器的输出后输入Incosh功能值作为地址,或输出与地址对应的Incosh值; 用于添加和累加数据的帧累加器(12); 第二输出锁存器(13),用于锁存所述帧累加器的输出; 从而改善相变检测。