会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 3. 发明授权
    • 액티브 매트릭스형 디스플레이
    • 主动矩阵型显示
    • KR100761589B1
    • 2007-09-27
    • KR1020010021690
    • 2001-04-23
    • 소니 주식회사
    • 곤도데쯔지로다떼히라야스시오꾸무라아끼히로이노우에다까오
    • G09G3/36
    • G09G3/3648G02F2001/134318G09G2310/0205G09G2310/0275G09G2340/02
    • 본 발명의 액티브 매트릭스형 디스플레이는, 주 표면이 서로 대향하는 한 쌍의 기판, 기판상에 매트릭스 형태로 이차원적으로 배열된 다수의 화소, 화소의 행에 대응하여 배열된 주사 라인, 화소의 열에 대응하여 배열된 신호 라인, 주사 라인에 접속되어 행 단위로 화소를 선택하는 행 라인 구동 회로, 신호 라인에 접속되어 선택된 화소에 화상신호를 기록하는 열 라인 구동 회로 및, 열 방향으로 M 개의 화소 신호를, 행 방향으로 N 개(M 및 N은 1보다 큰 양의 정수)의 화소 신호를 갖는 블록 구획된 화상 신호가 공급되고, m 행 xn 열(m 및 n은 1보다 큰 양의 정수)의 블록에 따라 블록 구획된 화상 신호를 처리하는 신호 처리 회로를 포함한다. 신호 처리 회로는 열 라인 구동 회로에 처리된 신호를 블록 형태로 출력한다. 행 라인 구동 회로는 화소의 m 개의 행을 동시에 선택하고, 열 라인 구동 회로는 n 개의 열의 신호 라인에 화상 신호를 동시에 공급하고, 그에 따라 m 행 xn 열의 화소에 화상 신호가 동시에 기록된다. 따라서, 상기 액티브 매트릭스형 디스플레이에서는 이차원적 신호 입력이 가능하다.
      이차원적 신호 입력, 화상 신호, 매트릭스 형태, 주사 라인, 신호 라인, 신호 처리 회로
    • 4. 发明授权
    • 화상신호 처리장치
    • 화상신호처리장치
    • KR100377815B1
    • 2003-09-22
    • KR1019960706732
    • 1996-03-28
    • 소니 주식회사
    • 다떼히라야스시가노우마모루기따히로유끼
    • H04N7/015
    • H04N7/0132H04N7/0105H04N7/0122H04N7/015H04N11/167H04N11/186
    • A PAL plus signal of the interlace system is supplied to a 133-line delay 22 as a delay element of 133 lines. An output of the delay element is supplied to a field memory 23 and a field memory 25. The field memory 23 is a first memory to delay by one field. An output of the field memory 23 is supplied to a field memory 24 as a second memory. The field memory 24 executes a shuffling process with respect to an A field and reads out the A field at a double speed so that the same A field continues four times. The field memory 25 as a third memory is controlled so as to start the reading operation with a predetermined time delay for the writing operation, executes a shuffling process with respect to a B field, and reads out the B field at a double speed so that the same B field continues four times. The image signals read out from the memories 24 and 25 are supplied to a vertical filter median processing unit 26 as scanning line interpolating means.
    • 交错系统的PAL plus信号作为133行的延迟元件提供给133行延迟器22。 延迟元件的输出被提供给场存储器23和场存储器25.场存储器23是延迟一场的第一存储器。 场存储器23的输出被提供给作为第二存储器的场存储器24。 场存储器24对A场执行混洗处理,并以两倍速度读出A场,使得相同的A场继续四次。 作为第三存储器的场存储器25被控制以便以用于写入操作的预定时间延迟开始读取操作,对B场执行混洗处理,并以双倍速度读出B场,使得 同一个B字段继续四次。 从存储器24和25读出的图像信号作为扫描线内插装置提供给垂直滤波器中值处理单元26。 <图像>
    • 5. 发明公开
    • 액티브 매트릭스형 디스플레이
    • 主动矩阵显示设备
    • KR1020020003803A
    • 2002-01-15
    • KR1020010021690
    • 2001-04-23
    • 소니 주식회사
    • 곤도데쯔지로다떼히라야스시오꾸무라아끼히로이노우에다까오
    • G09G3/36
    • G09G3/3648G02F2001/134318G09G2310/0205G09G2310/0275G09G2340/02
    • PURPOSE: An active matrix display device is provided to enable a two dimensional input system, so reducing the space of one dimensional input system. CONSTITUTION: An active matrix display device includes a pair of substrates opposed with each other, a plurality of pixels arranged in two dimensional in a matrix shape on the substrates, scanning lines provided corresponding to the rows of the pixels, signal lines provided in accordance with columns of the pixels, a pair of row driving circuits(15a,15b) connected to a respective scanning line for selecting pixels for every row, a pair of column driving circuits(14a,14b) connected to a respective signal line for recording pertinent picture signals on the selected rows for every column and a signal processing circuit for decoding picture signals which are preliminarily encoded by making a block of M x N pixels, M and N being natural numbers equal to or larger than 2. The signal processing circuit successively processes the picture signals decoded by making the block of M x N pixels and supplies the decoded picture signals to the column driving circuits(14a,14b). The row driving circuits(15a,15b) simultaneously select m lines of rows of the pixels. Therefore, the picture signals are recorded on the M x N pixels simultaneously.
    • 目的:提供一种有源矩阵显示设备,以实现二维输入系统,从而减少一维输入系统的空间。 构成:有源矩阵显示装置包括彼此相对的一对基板,在基板上以矩阵形状排列成二维的多个像素,对应于像素行设置的扫描线,根据 连接到用于选择每行的像素的各个扫描线的一对行驱动电路(15a,15b),连接到用于记录相关图像的各个信号线的一对列驱动电路(14a,14b) 用于每列的所选行的信号和用于解码通过使M×N个像素块M预先编码的图像信号的信号处理电路,M和N是等于或大于2的自然数。信号处理电路连续处理 通过制作M×N个像素的块来解码图像信号,并将解码的图像信号提供给列驱动电路(14a,14b)。 行驱动电路(15a,15b)同时选择m行像素的行。 因此,图像信号同时记录在M×N像素上。