会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 2. 发明公开
    • 영상기기 및 그의 정지화상 추출방법
    • 图像设备及其图像拍摄方法
    • KR1020080044066A
    • 2008-05-20
    • KR1020060112884
    • 2006-11-15
    • 삼성전자주식회사
    • 권혁상
    • H04N5/76
    • H04N5/147H04N1/212H04N1/2133H04N1/2145H04N5/4448H04N5/772H04N5/781H04N21/4147H04N21/4334H04N2101/00
    • An image device and a still image capturing method thereof are provided to capture a desired screen, thereby improving user's convenience. A still image capturing method comprises the following steps of: inputting broadcasting streams processed by a tuner demodulation circuit to a capture processing block(S600); extracting only an I picture out of the input broadcasting streams(S610); storing the extracted I picture temporarily in a temporary memory(S620); capturing the I picture for a predetermined time or until a user stops a capture function(S640); converting the captured I picture into an image file(S650); storing the image file in a capture memory(S660); displaying the image file(S670); and storing an image file selected by the user in a selective memory(S680).
    • 提供了一种图像设备和静态图像捕获方法来捕获所需的屏幕,从而提高用户的便利性。 静止图像捕获方法包括以下步骤:将由调谐器解调电路处理的广播流输入到捕获处理块(S600); 从输入广播流中仅提取I图像(S610); 将所提取的I图像临时存储在临时存储器中(S620); 捕获I图像达预定时间或直到用户停止捕获功能(S640); 将拍摄的I图像转换为图像文件(S650); 将图像文件存储在捕获存储器中(S660); 显示图像文件(S670); 以及将由用户选择的图像文件存储在选择性存储器中(S680)。
    • 5. 发明授权
    • 반도체 칩의 클럭 제어회로
    • 半导体芯片的时钟控制电路
    • KR100174500B1
    • 1999-04-01
    • KR1019950041303
    • 1995-11-14
    • 삼성전자주식회사
    • 조성래권혁상
    • G11C11/407
    • 본 발명은 칩의 동작이 필요치 않는 구간 동안에는 클럭신호를 디스에이블시켜서 필요없는 전류소모를 방지하여 전력 소모를 줄일 수 있는 반도체 칩의 클럭제어회로에 관한 것인 바, 그 특징은 클럭신호를 발생하기 위한 클럭 발생수단; 상기 클럭 발생수단에서 발생되는 클럭신호를 지연한 제1 클럭신호와 상기 클럭 발생수단에서 발생되는 클럭신호를 반전한 제2 클럭신호를 각각 출력하는 클럭 제어수단; 상기 클럭 제어수단에서 제공하는 제1 및 제2 클럭신호에 응답하여 클럭제어신호를 입력받아 래치한 후 출력하는 클럭 분배수단; 및 상기 클럭 제어수단으로부터의 제1 및 제2 클럭신호에 응답하여 상기 클럭 분배수단으로부터의 출력신호를 래치하고, 상기 래치된 신호가 제1 논리 상태를 유지하는 구간에서만 상기 클럭신호 발생수단으로부터의 클럭신호를 출력하는 기억소자 제어수단을 구비함에 있다.
    • 9. 发明授权
    • 적응 델타 변조회로
    • 自适应调制电路
    • KR1019950003020B1
    • 1995-03-29
    • KR1019920007038
    • 1992-04-25
    • 삼성전자주식회사
    • 권혁상조근래
    • H03M7/00
    • The adaptive delta modulating circuit includes; a comparator for comparing an analog signal with a feed back signal and for generating a digital signal; a step size controller including an analogy bit detector responding to a first signal, which is for receiving a data signal; a control circuit responding to second, third and fourth signals; a first adder for adding the output signal of the control circuit; a second adder for adding the output signal to the output signal of the first adder; a latch for temporarily storing the output signals of the first and second adders; a first register for storing the output signal of the latch in response to the fourth signal; a second register for storing the output signal of the latch in response to the second signal; and a third register for storing the output signal of the latch in response to a sixth signal; and a digital/analog converter for converting the digital signal controlled by the step size controller to an analog signal.
    • 自适应增量调制电路包括: 用于将模拟信号与反馈信号进行比较并用于产生数字信号的比较器; 步长控制器,包括响应于用于接收数据信号的第一信号的类比位检测器; 响应于第二,第三和第四信号的控制电路; 第一加法器,用于将控制电路的输出信号相加; 第二加法器,用于将输出信号与第一加法器的输出信号相加; 用于临时存储第一和第二加法器的输出信号的锁存器; 第一寄存器,用于响应于第四信号存储锁存器的输出信号; 第二寄存器,用于响应于第二信号存储锁存器的输出信号; 以及第三寄存器,用于响应于第六信号来存储所述锁存器的输出信号; 以及数字/模拟转换器,用于将由步长控制器控制的数字信号转换为模拟信号。