会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明授权
    • 함정 전투체계의 트래픽 모델링 방법
    • 海军舰艇作战系统交通建模方法
    • KR101493452B1
    • 2015-02-16
    • KR1020130062595
    • 2013-05-31
    • 국방과학연구소
    • 이동호김태완이상훈
    • G06F19/00
    • 본 발명은 전투관리시스템(Combat Management System), 센서시스템(Sensor System), 무장시스템(Weapon System) 및 통신시스템(Communication System)으로 구분된 시스템들에 각각 속하는 장비인 노드들에 의해 발생하는 트래픽을 모델링하는 함정 전투체계의 트래픽 모델링 방법에 관한 것으로, 상기 발명은 상기 노드들이 자신이 속하는 시스템 내에서 자신의 기능에 따라 사전에 정해진 모듈별로 분류되고, 상기 모듈들이 서로 다른 파레토 지수(pareto index)값을 갖는 파레토 분포(pareto distribution))의 ON/OFF 소스(source)로 정의되고, 함정 전투체계에서 발생하는 트래픽은 상기 모듈들에서 각각 발생하는 ON/OFF 소스에 의해 생성되는 것을 특징으로 한다. 이에 의해 본 발명은 함정을 구성하는 실제 장비의 특성을 모델에 반영하여 정확도를 향상시킬 수 있다.
    • 3. 发明公开
    • 고성능 병렬신호처리 시스템을 위한 HPI-EMIF 브릿지
    • 通过将从外部系统执行的程序和数据下载到DSP的高性能并行信号处理系统的HPI-EMIF桥
    • KR1020040098935A
    • 2004-11-26
    • KR1020030031266
    • 2003-05-16
    • 국방과학연구소
    • 이동호정수운이태호한기택
    • G06F13/00
    • PURPOSE: An HPI(Host Port interface)-EMIF(External Memory Interface) bridge for a high-performance parallel signal processing system is provided to process a signal effectively and fast by downloading a program and data needed for execution on an external system to a DSP(Digital Signal Processor), and executing the DMA(Direct Memory Access) transfer between local memories connected to the DSP in parallel. CONSTITUTION: A PCI(Peripheral Component Interconnect) controller(100) includes a PCI master controller(110) initializing a PCI bus, and sending an address and data to the PCI bus when the HPI-EMIF bridge is operated as a master, a PCI target controller(120) sending a PCI signal received from the PCI bus when the HPI-EMIF bridge is operated as a target, and a PCI configuration register(130) storing the data related to the DMA transfer between local memories. An internal controller(200) includes a DMA controller(210) controlling the DMA transfer between local memories, an SDRAM controller(220) controlling access of the local memory, and an HPI controller(230) controlling the HPI of the DSP in order to download the program and the data to the DSP from an external processor.
    • 目的:提供用于高性能并行信号处理系统的HPI(主机端口接口)-EMIF(外部存储器接口)桥接器,用于通过将外部系统上执行所需的程序和数据下载到 DSP(数字信号处理器),并且并行地连接到DSP的本地存储器之间执行DMA(直接存储器访问)传送。 构成:当HPI-EMIF桥作为主机操作时,PCI(外围组件互连)控制器(100)包括PCI主控制器(110)初始化PCI总线,以及向PCI总线发送地址和数据,PCI 目标控制器(120)当HPI-EMIF桥作为目标时发送从PCI总线接收的PCI信号;以及PCI配置寄存器(130),存储与本地存储器之间的DMA传输相关的数据。 内部控制器(200)包括控制本地存储器之间的DMA传输的DMA控制器(210),控制本地存储器访问的SDRAM控制器(220)和控制DSP的HPI的HPI控制器(230),以便 从外部处理器将程序和数据下载到DSP。
    • 4. 发明公开
    • 함정 전투체계의 트래픽 모델링 방법
    • 海运船舶系统的交通建模方法及其使用的交通发电装置
    • KR1020140141167A
    • 2014-12-10
    • KR1020130062595
    • 2013-05-31
    • 국방과학연구소
    • 이동호김태완이상훈
    • G06F19/00
    • G09B9/003G06F17/10
    • 본 발명은 전투관리시스템(Combat Management System), 센서시스템(Sensor System), 무장시스템(Weapon System) 및 통신시스템(Communication System)으로 구분된 시스템들에 각각 속하는 장비인 노드들에 의해 발생하는 트래픽을 모델링하는 함정 전투체계의 트래픽 모델링 방법에 관한 것으로, 상기 발명은 상기 노드들이 자신이 속하는 시스템 내에서 자신의 기능에 따라 사전에 정해진 모듈별로 분류되고, 상기 모듈들이 서로 다른 파레토 지수(pareto index)값을 갖는 파레토 분포(pareto distribution))의 ON/OFF 소스(source)로 정의되고, 함정 전투체계에서 발생하는 트래픽은 상기 모듈들에서 각각 발생하는 ON/OFF 소스에 의해 생성되는 것을 특징으로 한다. 이에 의해 본 발명은 함정을 구성하는 실제 장비의 특성을 모델에 반영하여 정확도를 향상시킬 수 있다.
    • 本发明涉及一种能够对由分为战斗管理系统,传感器系统,武器系统和通信系统的系统分别属于的节点建模的流量进行建模的陷阱作战系统的交通建模方法。 在本发明中,根据系统中的功能对节点进行分类,模块由包括不同帕累托指数的帕累托分布的ON / OFF源定义,并且产生在陷阱作战系统中的流量 由模块中分别生成的ON / OFF源。 因此,本发明能够通过将形成陷阱的实际设备的特性应用于模型来提高精度。
    • 5. 发明公开
    • 애드 혹 네트워크의 비컨 주기 제어 시스템 및 이를 이용한 주기 제어 방법
    • 一种AD-​​HOC网络系统中的BEACON PERIOD控制系统及其使用的控制方法
    • KR1020130057030A
    • 2013-05-31
    • KR1020110122743
    • 2011-11-23
    • 국방과학연구소
    • 정광수이정욱이동호최준성장원범
    • H04W40/24H04W84/18H04W24/06
    • H04W40/24H04W24/06H04W40/12H04W84/18
    • PURPOSE: A beacon period control system of an ad-hoc network and a period control method using the same are provided to reduce overhead for routing by reducing the delay of routing information update. CONSTITUTION: A wireless transmission unit(330) outputs a beacon message. A link quality model input unit(310) inputs a relationship between a distance and strength of a signal outputted through the wireless transmission unit. A beacon period control unit(320) controls the period of a beacon outputted through the wireless transmission unit. A wireless reception unit(340) receives location information signal strength received from a linked neighbor node. A link table unit(350) stores the information of the signal received through the wireless reception unit. [Reference numerals] (300) Reference node; (310) Link quality model; (320) Beacon period control; (330,420) Wireless transmission unit; (340,410) Wireless reception unit; (350) Link table; (351) Link quality measurement; (352) Distance measurement; (400) Neighboring node; (430) Location information collection; (AA) Beacon; (BB) Beacon ACK
    • 目的:提供自组织网络的信标周期控制系统和使用该信标周期控制方法的周期控制方法,以通过减少路由信息更新的延迟来减少路由的开销。 构成:无线传输单元(330)输出信标消息。 链路质量模型输入单元(310)输入通过无线传输单元输出的信号的距离和强度之间的关系。 信标周期控制单元(320)控制通过无线发送单元输出的信标的周期。 无线接收单元(340)接收从链接的相邻节点接收的位置信息信号强度。 链接表单元(350)存储通过无线接收单元接收的信号的信息。 (附图标记)(300)参考节点; (310)链路质量模型; (320)信标期控制; (330,420)无线传输单元; (340,410)无线接收单元; (350)链接表; (351)链路质量测量; (352)距离测量; (400)相邻节点; (430)位置信息收集; (AA)灯塔; (BB)信标ACK
    • 6. 发明授权
    • 로직 게이트 기반의 스위칭 칩을 이용한 고속 자동 고장복구 이더넷 다중화 네트워크 장치
    • 一般用途的多用途多端口网络接口卡使用切换芯片的逻辑门
    • KR101266041B1
    • 2013-05-21
    • KR1020120055208
    • 2012-05-24
    • 국방과학연구소
    • 이동호김현실이종명팜홍안김세목
    • H04L29/04H04L12/24H04L12/28
    • H04L41/0668H04L49/109H04L49/30H04L49/351
    • PURPOSE: An automatic high-speed failure recovery Ethernet multiplexing network system using a logic gate based switching chip is provided to select a port without additional device such as a processor or middleware. CONSTITUTION: A high-speed automatic failure recovery Ethernet multiplexing network system includes a port unit(100), a PHY chip unit(200), a MAC chip(300) and a switching unit(400). The port unit is connected to the outside. The PHY chip unit communicates a signal inputted and outputted through the port unit with a MII/GMII(Media Independent Interface/Gigabit Media Independent Interface) protocol. The MAC chip has a MAC address. The switching unit converts a port by switching a MMI/GMII signal. In case of failure in a port in an operation mode, the switching unit operates the port in a standby mode to an operating mode. A first MII/GMII signal inputted from a first port of the port unit and a second MII/GMII signal inputted from a second port are connected to a MII/GMII signal connected to the MAC chip. [Reference numerals] (210) First PHY chip(PHY 0); (220) Second PHY chip(PHY 1); (300) MAC chip; (400) Switching unit, MII/GMII switching; (AA,BB) Magnetic
    • 目的:提供使用基于逻辑门的交换芯片的自动高速故障恢复以太网复用网络系统,以选择不需要附加设备(如处理器或中间件)的端口。 构成:高速自动故障恢复以太网复用网络系统包括端口单元(100),PHY芯片单元(200),MAC芯片(300)和交换单元(400)。 端口单元连接到外部。 PHY芯片单元通过MII / GMII(媒体独立接口/千兆位媒体独立接口)协议传送通过端口单元输入和输出的信号。 MAC芯片具有MAC地址。 切换单元通过切换MMI / GMII信号来转换端口。 在操作模式下端口出现故障的情况下,切换单元将待机模式下的端口操作为运行模式。 从端口单元的第一端口输入的第一MII / GMII信号和从第二端口输入的第二MII / GMII信号连接到连接到MAC芯片的MII / GMII信号。 (附图标记)(210)第一PHY芯片(PHY 0); (220)第二PHY芯片(PHY 1); (300)MAC芯片; (400)开关单元,MII / GMII开关; (AA,BB)磁性
    • 8. 发明授权
    • 고성능 병렬신호처리 시스템을 위한 HPI-EMIF 브릿지
    • 用于高速并行DSP系统的HPI-EMIF桥
    • KR100496652B1
    • 2005-06-22
    • KR1020030031266
    • 2003-05-16
    • 국방과학연구소
    • 이동호정수운이태호한기택
    • G06F13/00
    • 본 발명은 고성능 병렬신호처리 시스템을 위한 HPI-EMIF 브릿지에 관한 것으로서, 외부 시스템에서 실행에 필요한 프로그램 및 데이터를 DSP(Digital Signal Processor)에 다운로드하고, 로컬 메모리를 액세스하고, 병렬적으로 연결된 DSP의 로컬 메모리간의 DMA(Direct Memory Access) 전송을 수행할 수 있도록 한 고성능 병렬신호처리 시스템을 위한 HPI-EMIF 브릿지에 관한 것이다. 이를 위해, 본 발명에 의한 고성능 병렬신호처리 시스템을 위한 HPI-EMIF 브릿지는 이 HPI-EMIF 브릿지가 마스터로 동작할 때 PCI 버스를 초기화하고 PCI 버스에 주소 및 데이터를 보내는 PCI 마스터 제어기와, 이 HPI-EMIF 브릿지가 타겟으로 동작할 때 PCI 버스로부터 수신한 PCI 신호를 후술하는 SDRAM 제어기 및 HPI 제어기에 보내는 PCI 타겟 제어기와, 로컬 메모리간 DMA 전송에 관련된 데이터를 저장하는 PCI 구성 레지스터를 포함하는 PCI 제어기와; 로컬 메모리간 DMA 전송을 제어하는 DMA 제어기와, 로컬 메모리의 액세스를 제어하는 SDRAM 제어기와, 외부 프로세서에서 DSP로 프로그램 및 데이터를 다운로드하기 위해 DSP의 HPI를 제어하는 HPI 제어기를 포함하는 내부 제어기를 포함한다.
    • 9. 发明授权
    • 애드 혹 네트워크의 비컨 주기 제어 시스템 및 이를 이용한 주기 제어 방법
    • 信标周期控制系统在Ad-hoc网络系统中使用和控制方法相同
    • KR101339794B1
    • 2013-12-10
    • KR1020110122743
    • 2011-11-23
    • 국방과학연구소
    • 정광수이정욱이동호최준성장원범
    • H04W40/24H04W84/18H04W24/06
    • 기준 노드와 외부 노드로 이루어지는 애드혹(Ad-hoc) 네트워크의 링크품질 측정 시스템에 있어서, 상기 기준 노드(A)는, 비컨 메시지(beacon message)를 출력하는 무선 송신부(a-1); 상기 무선 송신부를 통해 출력되는 신호의 세기와 거리와의 관계를 입력할 수 있는 링크 품질 모델 입력부(a-2); 상기 무선 송신부를 통해 출력되는 비컨의 주기를 조절할 수 있는 비컨 주기 조절부(a-3); 링크된 이웃노드로부터 수신되는 신호 세기 및 위치 정보를 수신할 수 있는 무선 수신부(a-4); 상기 무선 수신부(a-4)를 통해 수신한 신호의 정보를 저장하는 링크 테이블부(a-5)를 포함하여 구성되고,
      상기 외부노드(B)는, 상기 기준 노드의 무선 송신부(a-1)를 통해 출력되는 비컨 메시지를 수신하는 무선 수신부(b-1); 위치 정보를 수집하는 위치 정보 수집부(b-2); 상기 위치 정보 수집부(b-2)를 통해 수집된 위치 정보를 상기 기준 노드(A)에게 비컨 응답 메시지(beacon ACK message)로 전송하는 무선 송신부(b-3)를 포함하여 이루어지는 것을 특징으로 하는 애드혹(Ad-hoc) 네트워크의 비컨 주기 제어 시스템 및 이를 이용한 애드혹(Ad-hoc) 네트워크의 비컨 주기 제어 방법.
    • 10. 发明公开
    • 채프/플레어 발사기의 항공시험을 위한 모의탄
    • CMDS飞行测试用MOCK BULLET
    • KR1020120064386A
    • 2012-06-19
    • KR1020100125590
    • 2010-12-09
    • 국방과학연구소
    • 우상민최채택이동호임효빈
    • F41H11/02F42B12/70F41J2/02
    • PURPOSE: A dummy projectile for an aviation test of a chaff/flare CMDS is provided to proceed the test semipermanently and repeatedly through switching a dummy projectile into standby state by using a solenoid. CONSTITUTION: A dummy projectile for an aviation test of a chaff/flare CMDS comprises a case(10), a connecting terminal(20), a SPDT(single pole double throw) switch(40), a solenoid(50), and a lever(70). The case forms the exterior of a dummy projectile. The connecting terminal is installed in one end of a case and receives electric signals from chaff/flare CMDS. The SPDT switch is connected to the connecting terminal and transmits electric signals. The solenoid is connected to the SPDT switch and comprises a rest switch(60) moving back and forth. A level regulator(72) and a step portion(73) are formed in one end of a lever and the other end of a lever transfers the movement of a reset switch to the SPDT switch. The level regulator is projected to the outside of a case. The step portion is contacted with the reset switch.
    • 目的:通过使用电磁铁将虚拟射弹切换到待机状态,提供了一种用于航空测试飞镖/火炬CMDS的虚拟射弹,以半导体和反复进行测试。 构成:飞镖/火炬CMDS航空试验的虚拟弹丸包括一个壳体(10),一个连接端子(20),一个SPDT(单刀双掷)开关(40),一个螺线管(50)和一个 杆(70)。 这种情况形成了一个虚拟射弹的外观。 连接端子安装在壳体的一端,并从谷壳/火炬CMDS接收电信号。 SPDT开关连接到连接端子并传输电信号。 螺线管连接到SPDT开关,并包括来回移动的休止开关(60)。 水平调节器(72)和台阶部分(73)形成在杆的一端,并且杆的另一端将复位开关的移动传递到SPDT开关。 电平调节器投射到外壳外面。 台阶部分与复位开关接触。