会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明公开
    • IC-Satz aus zwei integrierten Schaltungen mit einer PLL-Schleife für Farbfernsehempfänger
    • 用PLL环路的彩色电视接收机IC-设置两个集成电路。
    • EP0106904A1
    • 1984-05-02
    • EP82109740.9
    • 1982-10-22
    • Deutsche ITT Industries GmbHITT INDUSTRIES INC.
    • Sauer, Wolfgang, Dipl.-Ing.Schat, HermanusFreyberger, Laurin C., Dipl.-Ing.Schmidtpott, Friedrich
    • H04N9/44
    • H04N9/45
    • In der ersten integrierten Schaltung (ic1) ist die Phasenvergleichsstufe (p) mit digitalem Tiefpaßfilter (tp) und in der zweiten integrierten Schaltung (ic2) der spannungsgesteuerte Oszillator (vc) einer PLL-Schleife angeordnet. Die digitalen Steuerungssignale (cs) gelangen über die Verbindungsleitung (11) zur integrierten Schaltung (ic2). Diese enthält einen das Taktsignal (f1) zählenden Zähler (z1), dessen Reset-Eingang (er) an der entsprechenden Datentaktsignale (fd) führenden zweiten Verbindungsleitung (12) liegt; ferner ein mit dem Takteingang (et) an der Verbindungsleitung (12) liegendes Schieberegister (sr), dessen Serieneingang (es) an der Verbindungsleitung (11) liegt; ferner einen Speicher (s), dessen Eingänge mit den Parallelausgängen von sr und dessen Übernahmeeingang (eu) mit einem solchen Zählerstandausgang (x) des Zählers (z1) verbunden ist, daß gilt X/F ≥ 1/Fd (X = Zahlenwert von x; F = Frequenz der Taktsignale f1, f2 und Fd = Frequenz der Datentaktsignale fd); schließlich einen Digital-Analog-Wandler (da), dessen Eingang mit dem Ausgang des Speichers (s) und dessen Ausgang am Steuerungseingang (ec) des Oszillators (vc) liegt.
      Durch diese Ausgestaltung kann auf ein von außen an den IC-Satz anzuschließendes Integrierglied für die Steuerungssignale verzichtet werden, und es sind höchstens zwei Verbindungsleitungen zur Übertragung der Steuerungssignale erforderlich; bei einer Abwandlung ist sogar nur eine derartige Verbindungsleitung (I) erforderlich.
    • 在第一集成电路(IC1)是布置成与一个数字低通滤波器(TP)和第二集成电路(IC2)一个锁相环的相位比较级(P),所述压控振荡器(VC)。 数字控制信号(CS)经由用于集成电路(IC2)的连接线(11)通过。 这包括一个时钟信号(F1)计数计数器(Z1),其复位输入(一个或多个)位于开头的第二连接线(12)的相应数据的时钟信号(FD); 此外,一个时钟输入(等)到连接线(12)位于移位寄存器(SR),其串行输入(ES)位于所述连接线(11); 还包括存储器(S),具有连接到SR的并行输出的输入,并且其与所述计数器的这样的计数输出(x)的使能输入(EU)(Z1)被连接施加X / F> = 1 / FD(X =数值的值 时钟的F =频率信号F1,F2和Fd是数据时钟信号FD)X的频率; 最后(DA),其输入端和所述存储器(一个或多个)的输出是在振荡器(VC)的控制输入端(EC)的输出是一个数字 - 模拟转换器。 通过该配置可以与被分配给从外部到IC组连接用于积分控制信号,以及所需要的控制信号的传输多于两个连接线; 在甚至只有一个这样的连接线(I)的变形例是必需的。
    • 3. 发明公开
    • Insbesondere monolithisch, vorzugsweise bipolar-monolithisch, integrierte Ablenkschaltung für Kathodenstrahlröhren
    • 特别地,整体式的,优选双极单片集成偏转阴极射线管电路。
    • EP0040392A2
    • 1981-11-25
    • EP81103662.3
    • 1981-05-13
    • Deutsche ITT Industries GmbHITT INDUSTRIES INC.
    • Freyberger, Laurin C., Dipl.-Ing.
    • H03K4/48H03K4/02H04N3/16
    • H03K4/48H03K4/026
    • Diese erzeugt mittels von einem Rechteck-Taktgenerator (TG) gesteuerten Digitalschaltungen und Decodern ein Sägezahnsignal wie folgt:

      Der Rechteck-Takgenerator (TG) liegt am Takteingang, (ET) eines n-stufigen Schieberegisters (SR), dessen Serien-Signaleingang auf festem Potential(U) liegt, wobei mit n die Anzahl der Auflösungsschritte der Ablenkperiode (z.B. Anzahl der Punkte einer Zeile oder die Zeilenzahl eines Fernsehhalbbildes) angibt. Der Decoder ist eine Summierschaltung (SM) mit n, jeweils mit einem Ausgang der n Schieberegisterstufen verbundenen Eingängen. Der Rücksetzeingang (ER) des Schieberegisters (SR) ist von dessen letzter Stufe (Sn) gesteuert, und die Ablenkmittel sind von dem am Ausgang (A) der Summierschaltung (SM) entstehenden Sägezahnsignal gesteuert.

      Die Summierschaltung (SM) kann aus n mit den n Schieberegister-Ausgängen verbundenen Widerständen (R1 ...Rn) und einem Vorwiderstand (Rv) bestehen, über den die n Widerstände (R1...Rn) gemeinsam an Betriebsspannung (Ub) liegen, wobei als Ausgang (A) für das Sägezahnsignal der Verbindungspunkt des Vorwiderstandes (Rv) mit den n Widerständen (R1 ...Rn) dient. Bei monolithischer Integrierung kann die Summierschaltung (SM) zusätzlich zu den Widerständen (R1...Rn) pro Widerstand höchstens einen Transistor (T1 ...Rm) enthalten, dessen Emittet bzw. Source mit: dem (den) zugehörigen Widerstand (Widerständen) R1 ...Rn) und dessen Kollektor bzw. Drain mit den Kollektoren bzw. Drains der anderen Transistoren verbunden ist, wobei an die Basen bzw. Gates der Transistoren (T1...Tm) jeweils ein den zeitlichen Verlauf des Sägezahnsignals bestimmendes Potential angelegt ist, das z.B. an aufeinanderfolgenden Abgriffen eines ohmschen Spannungsteilers (W1...Wm) auftritt, dessen beide Enden mit dem jeweiligen Ausgang zweier vom gemeinsamen Kollektor- bzw. Drainpotential der Transistoren (T1...Tm) gesteuerten .Spannungsverstärker (V1, V2) verbunden sind.
      Bei bipolar-monolithischer Integrierung bestehen die Schieberegister-Stufen (S1 ...Sn) jeweils aus zwei komplementären, eine Thyristorstruktur bildenden Transistoren (Tn1, Tp1...Tnn, Tpn) mit einem zusammen mit dem Emitter des npn-Transistors (Tn1...Tnn) am Schaltungsnullpunkt liegenden Basiswiderstand (B1 ...Bn) des npn-Transistors und aus einem Steuertransistor (Ts1...Tsn) mit Basisvorwiderstand (Bs1 ...Bsn), dessen Emitter am Verbindungspunkt von Basis des pnp-Transistors (Tp1...Tpn) und Kollektor des npn-Transistors (Tn1...Tnn) derselben Stufe und dessen Kollektor mit dem gleichen Verbindungspunkt der nächstfolgenden Stufe verbunden ist, wobei der Emitter des pnp-Transistors (Tp1 ...Tpn) jeder Stufe (S1 ...Sn) mit einem der Widerstände (R1...Rn) verbunden ist und die Basisvorwiderstände (Bs2, Bsn) der gerad- bzw. der ungeradzahligen Schieberegister-Stufen (S2, Sn; S1, S3, Sn-1) des an jeweils einem Ausgang des Rechteck-Taktgenerators (TG) für zwei zueinander gegenphasige Taktsignale liegen. Dabei können die beiden komplementären Transistoren (Tnn, Tpn), der Basiswiderstand (Bn) und der Steuertransistor (Tsn) jeder Schieberegister-Stufe (S1...Sn) in einer gemeinsamen Isolierwanne (lW) des Halbleiterkörpers der monolithisch integrierten Schaltung angeordnet sein.
    • 这由一个方波时钟发生器(TG)控制的数字电路的装置产生和如下解码器锯齿波信号:矩形Takgenerator(TG)位于所述时钟输入的n级移位寄存器的(ET)(SR),其串联信号输入(在一固定电位 U),其中n是指示(例如,偏转周期的分辨率的步骤数,一行或一电视场的行的数量)的点的数目。 解码器是一个求和电路(SM),其中n,分别连接到n的移位寄存器的输出级的输入。 移位寄存器(SR)的复位输入端(ER)是最后阶段(Sn)的被控制的,并且所述偏转装置是在输出(A)的所得锯齿控制的加法电路(SM)的。 求和电路(SM)可以由与n移位寄存器输出的电阻相关联的n(R1 Rn中..)和一个串联电阻(RV),其覆盖该n个电阻(R1 .. Rn)中常见到的工作电压(UB) 其中(A)为斜波信号到串联电阻器(RV)的连接点被用作与该n个电阻起始(R1 .. RN)。 在加法电路(SM)的单片集成,除了电阻器(R1 .. Rn)中包括的每个电阻至多一个(T1。.RM)晶体管,其发射极或源极连接到所述(一个或多个)相关联的电阻器(电阻器)R1 .. RN)和它的集电极或漏极连接到其他晶体管的集电极或漏极,所述晶体管的基极或栅极(T1 .. .tm)在每种情况下锯齿波信号确定电位的时间过程被施加 其中,例如 在一个电阻分压器(W1。.wm)发生的连续抽头,其两端与来自公共集电极两个相应的输出的受控或漏极晶体管(T1 .. .tm)电压放大器(V1,V2)的电势被连接。 在移位的双极单片集成寄存器级包括(S1 .. .sn)各由两个互补的,晶闸管与所述NPN晶体管TN1的发射极形成具有晶体管(TN1,TP1 .. .Tnn,TPN)(一起。 .. .Tnn)基极电阻躺在电路接地。(npn型晶体管的B1。.bn)和(从控制晶体管TS1 .. .tsn)(与基部串联电阻BS1。.Bsn)在PNP晶体管的基极的连接点,其发射极 (TP1。.Tpn)和NPN晶体管(TN1 .. .Tnn)相同的阶段的,的集电极且其集电极(.Tpn TP1 ..)连接到下一个随后的阶段的相同的连接点,每一个pnp晶体管,其中所述发射器 (.. R1 RN)阶段(.. .sn S1)与所述电阻器中的一个连接,并且直链或奇数移位寄存器级的基极电阻器(BS2,BSN)(S2,锡; S1,S3,Sn系1 )的(在每种情况下的方波时钟发生器TG)的两个zuein的输出 其它抗相时钟信号是。 在这种情况下,两个互补型晶体管(TNN,TPN),所述基极电阻(BN)和控制晶体管(TSN)可以在共同的绝缘以及各移位寄存器级(S1 .. .sn)(IW)可设置在单片集成电路的半导体主体的。