会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 12. 发明公开
    • Raster deflection signal generation apparatus
    • Vorrichtung zur Erzeugung eines Rasterablenksignals。
    • EP0353725A2
    • 1990-02-07
    • EP89114229.1
    • 1989-08-02
    • HONEYWELL INC.
    • Benson, David J.Burroughs, James A.
    • H04N3/16
    • H04N3/227
    • A raster deflection signal generator that generates deflection signals in accordance with sweep control signals provided by a programmable timing generator (14). The programmable timing generator (14) stores digital signals representative of the desired sweep control signals so as to tailor the sweep timing to the input video channel. The digital sweep control signals are synchronized (13) to the input video channel by locking a horizontal sync pulse generated by the programmable timing generator to the horizontal sync pulse of the video input channel by a phase locked loop. Each deflection sweep is compared to a threshold voltage (V CENTER ) representative of screen center within a sweep generator (16, 17) to provide a duty cycle signal in accordance with drift of the TV image from screen center. The duty cycle signal is filtered and sampled and fed back to the sweep generator so as to maintain the deflection sweeps properly centered.
    • 光栅偏转信号发生器,其根据由可编程定时发生器(14)提供的扫描控制信号产生偏转信号。 可编程定时发生器(14)存储表示所需扫描控制信号的数字信号,以便调整对输入视频通道的扫描定时。 数字扫描控制信号通过锁定由可编程定时发生器产生的水平同步脉冲与锁相环的视频输入通道的水平同步脉冲同步(13)到输入视频通道。 将每个偏转扫描与代表扫描发生器(16,17)内的屏幕中心的阈值电压(VCENTER)进行比较,以根据屏幕中心的TV图像的漂移提供占空比信号。 对占空比信号进行滤波和采样,并将其反馈到扫描发生器,以保持偏转扫描正确居中。
    • 16. 发明公开
    • Additionneur de tensions et dispositif de balayage vertical, et récepteur de télévision comportant un tel additionneur
    • 电压加法器和垂直偏转装置和电视接收机这样的加法器。
    • EP0055148A1
    • 1982-06-30
    • EP81401756.2
    • 1981-10-30
    • Société S E R E L
    • Guillon, Jean-ClaudePotin, Michel
    • G06G7/14H04N3/16
    • H04N3/233G06G7/14
    • Additionneur de tensions comportant un point desom- mation (16) auquel sont connectées de bornes de résistances dont les bornes opposées reçoivent les signaux de tension qui doivent être additionnés avec un coefficient dépendant des valeurs des résistances.
      Il comprend un cirucit intégré (12) comportant le point de sommation et une partie des résistances (15, 19, 24), et les autres résistances (21, 22) sont sous forme d'éléments discrets. La configuration et les.valeurs des résitances sont telles que chacun des coefficients (a 1 , a 2 , a 4 , a 5 ) ne dépend que du rapport entre des valeurs de résistances intégrés et/ ou du rapport entre des valeurs de résistances discrètes.
      Par exemple, si une tension (Vcor) est appliquée à l'extrémité d'une résistance discrète (21) reliée au point de sommation (16) par l'intermédiaire d'une résistance intégrée (19), pour réaliser la condition ci-dessus il suffit que la résistance discrète (21) ait une valeur (R 4 ) petite devant la valeur (R 3 ) de la résistance intégrée (19).
    • 1.电压的加法器,其包括一个求和点(16)向其中集成类型的至少两个电阻器(15,19,24)的所述第一端子连接,电阻器论文被集成在一个共同的基片,其特征在于: - 所述第二 所述集成电阻器中的至少一个(19)的端子连接到离散的类型的至少一个电阻器(21,22)的第一端子,集成型电阻器和离散型接收所述电压的第二剩余端子 加起来, - 集成型电阻器(一个或多个)的值(19)向其中离散类型的一种(一个多元化)电阻器(一个或多个)(21,22)是连接的(被),是大的值相对比 离散类型的电阻器(多个)的所有其是(是)与其相关联。
    • 19. 发明公开
    • Insbesondere monolithisch, vorzugsweise bipolar-monolithisch, integrierte Ablenkschaltung für Kathodenstrahlröhren
    • 特别地,整体式的,优选双极单片集成偏转阴极射线管电路。
    • EP0040392A2
    • 1981-11-25
    • EP81103662.3
    • 1981-05-13
    • Deutsche ITT Industries GmbHITT INDUSTRIES INC.
    • Freyberger, Laurin C., Dipl.-Ing.
    • H03K4/48H03K4/02H04N3/16
    • H03K4/48H03K4/026
    • Diese erzeugt mittels von einem Rechteck-Taktgenerator (TG) gesteuerten Digitalschaltungen und Decodern ein Sägezahnsignal wie folgt:

      Der Rechteck-Takgenerator (TG) liegt am Takteingang, (ET) eines n-stufigen Schieberegisters (SR), dessen Serien-Signaleingang auf festem Potential(U) liegt, wobei mit n die Anzahl der Auflösungsschritte der Ablenkperiode (z.B. Anzahl der Punkte einer Zeile oder die Zeilenzahl eines Fernsehhalbbildes) angibt. Der Decoder ist eine Summierschaltung (SM) mit n, jeweils mit einem Ausgang der n Schieberegisterstufen verbundenen Eingängen. Der Rücksetzeingang (ER) des Schieberegisters (SR) ist von dessen letzter Stufe (Sn) gesteuert, und die Ablenkmittel sind von dem am Ausgang (A) der Summierschaltung (SM) entstehenden Sägezahnsignal gesteuert.

      Die Summierschaltung (SM) kann aus n mit den n Schieberegister-Ausgängen verbundenen Widerständen (R1 ...Rn) und einem Vorwiderstand (Rv) bestehen, über den die n Widerstände (R1...Rn) gemeinsam an Betriebsspannung (Ub) liegen, wobei als Ausgang (A) für das Sägezahnsignal der Verbindungspunkt des Vorwiderstandes (Rv) mit den n Widerständen (R1 ...Rn) dient. Bei monolithischer Integrierung kann die Summierschaltung (SM) zusätzlich zu den Widerständen (R1...Rn) pro Widerstand höchstens einen Transistor (T1 ...Rm) enthalten, dessen Emittet bzw. Source mit: dem (den) zugehörigen Widerstand (Widerständen) R1 ...Rn) und dessen Kollektor bzw. Drain mit den Kollektoren bzw. Drains der anderen Transistoren verbunden ist, wobei an die Basen bzw. Gates der Transistoren (T1...Tm) jeweils ein den zeitlichen Verlauf des Sägezahnsignals bestimmendes Potential angelegt ist, das z.B. an aufeinanderfolgenden Abgriffen eines ohmschen Spannungsteilers (W1...Wm) auftritt, dessen beide Enden mit dem jeweiligen Ausgang zweier vom gemeinsamen Kollektor- bzw. Drainpotential der Transistoren (T1...Tm) gesteuerten .Spannungsverstärker (V1, V2) verbunden sind.
      Bei bipolar-monolithischer Integrierung bestehen die Schieberegister-Stufen (S1 ...Sn) jeweils aus zwei komplementären, eine Thyristorstruktur bildenden Transistoren (Tn1, Tp1...Tnn, Tpn) mit einem zusammen mit dem Emitter des npn-Transistors (Tn1...Tnn) am Schaltungsnullpunkt liegenden Basiswiderstand (B1 ...Bn) des npn-Transistors und aus einem Steuertransistor (Ts1...Tsn) mit Basisvorwiderstand (Bs1 ...Bsn), dessen Emitter am Verbindungspunkt von Basis des pnp-Transistors (Tp1...Tpn) und Kollektor des npn-Transistors (Tn1...Tnn) derselben Stufe und dessen Kollektor mit dem gleichen Verbindungspunkt der nächstfolgenden Stufe verbunden ist, wobei der Emitter des pnp-Transistors (Tp1 ...Tpn) jeder Stufe (S1 ...Sn) mit einem der Widerstände (R1...Rn) verbunden ist und die Basisvorwiderstände (Bs2, Bsn) der gerad- bzw. der ungeradzahligen Schieberegister-Stufen (S2, Sn; S1, S3, Sn-1) des an jeweils einem Ausgang des Rechteck-Taktgenerators (TG) für zwei zueinander gegenphasige Taktsignale liegen. Dabei können die beiden komplementären Transistoren (Tnn, Tpn), der Basiswiderstand (Bn) und der Steuertransistor (Tsn) jeder Schieberegister-Stufe (S1...Sn) in einer gemeinsamen Isolierwanne (lW) des Halbleiterkörpers der monolithisch integrierten Schaltung angeordnet sein.
    • 这由一个方波时钟发生器(TG)控制的数字电路的装置产生和如下解码器锯齿波信号:矩形Takgenerator(TG)位于所述时钟输入的n级移位寄存器的(ET)(SR),其串联信号输入(在一固定电位 U),其中n是指示(例如,偏转周期的分辨率的步骤数,一行或一电视场的行的数量)的点的数目。 解码器是一个求和电路(SM),其中n,分别连接到n的移位寄存器的输出级的输入。 移位寄存器(SR)的复位输入端(ER)是最后阶段(Sn)的被控制的,并且所述偏转装置是在输出(A)的所得锯齿控制的加法电路(SM)的。 求和电路(SM)可以由与n移位寄存器输出的电阻相关联的n(R1 Rn中..)和一个串联电阻(RV),其覆盖该n个电阻(R1 .. Rn)中常见到的工作电压(UB) 其中(A)为斜波信号到串联电阻器(RV)的连接点被用作与该n个电阻起始(R1 .. RN)。 在加法电路(SM)的单片集成,除了电阻器(R1 .. Rn)中包括的每个电阻至多一个(T1。.RM)晶体管,其发射极或源极连接到所述(一个或多个)相关联的电阻器(电阻器)R1 .. RN)和它的集电极或漏极连接到其他晶体管的集电极或漏极,所述晶体管的基极或栅极(T1 .. .tm)在每种情况下锯齿波信号确定电位的时间过程被施加 其中,例如 在一个电阻分压器(W1。.wm)发生的连续抽头,其两端与来自公共集电极两个相应的输出的受控或漏极晶体管(T1 .. .tm)电压放大器(V1,V2)的电势被连接。 在移位的双极单片集成寄存器级包括(S1 .. .sn)各由两个互补的,晶闸管与所述NPN晶体管TN1的发射极形成具有晶体管(TN1,TP1 .. .Tnn,TPN)(一起。 .. .Tnn)基极电阻躺在电路接地。(npn型晶体管的B1。.bn)和(从控制晶体管TS1 .. .tsn)(与基部串联电阻BS1。.Bsn)在PNP晶体管的基极的连接点,其发射极 (TP1。.Tpn)和NPN晶体管(TN1 .. .Tnn)相同的阶段的,的集电极且其集电极(.Tpn TP1 ..)连接到下一个随后的阶段的相同的连接点,每一个pnp晶体管,其中所述发射器 (.. R1 RN)阶段(.. .sn S1)与所述电阻器中的一个连接,并且直链或奇数移位寄存器级的基极电阻器(BS2,BSN)(S2,锡; S1,S3,Sn系1 )的(在每种情况下的方波时钟发生器TG)的两个zuein的输出 其它抗相时钟信号是。 在这种情况下,两个互补型晶体管(TNN,TPN),所述基极电阻(BN)和控制晶体管(TSN)可以在共同的绝缘以及各移位寄存器级(S1 .. .sn)(IW)可设置在单片集成电路的半导体主体的。
    • 20. 发明公开
    • Regulated deflection circuit with start-up control
    • Geregelte Ablenkschaltung mit Anlaufsteuerung。
    • EP0030136A1
    • 1981-06-10
    • EP80304277.9
    • 1980-11-27
    • RCA CORPORATION
    • Bohringer, Walter
    • H04N3/16H03K4/48
    • H04N3/185
    • A first winding (30a) of an input transformer (30) of a deflection generator (48) is coupled to a source (21) of supply frequency alternating polarity voltage and to a regulator switch (75). A second winding (30b) is coupled to the deflection generator. A regulator control circuit (58) turns on the regulator switch (75) at a controlled instant within a first polarity interval of the deflection rate alternating polarity voltage. The deflection rate alternating polarity voltage applied to the second winding (30b) is reflected to the first winding (30a) and commutates off the regulator switch (75) during the alternate polarity interval of each deflection cycle. A signal (79) representative of variations in a deflection circuit energy level varies the conduction time of the switch (75) to regulate the energy level. A second controllabel switch (27) is coupled in the series path of the input current from the source (21) of supply frequency alternating polarity voltage and is controled by a second control circuit (59).
    • 偏转发生器(48)的输入变压器(30)的第一绕组(30a)耦合到电源频率交替极性电压的源极(21)并耦合到调节器开关(75)。 第二绕组(30b)耦合到偏转发生器。 调节器控制电路(58)在偏转率交替极性电压的第一极性间隔内的受控时刻接通稳压器开关(75)。 施加到第二绕组(30b)的偏转率交替极性电压在每个偏转周期的交替极性间隔期间被反射到第一绕组(30a)并且从调节器开关(75)换向。 代表偏转电路能级的变化的信号(79)改变开关(75)的导通时间以调节能级。 第二控制标记开关(27)耦合在来自电源频率交替极性电压的源极(21)的输入电流的串联路径中,并由第二控制电路(59)控制。