会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明专利
    • Pressure sensor
    • 压力传感器
    • JP2013221776A
    • 2013-10-28
    • JP2012091856
    • 2012-04-13
    • Toyota Central R&D Labs Inc株式会社豊田中央研究所Toyota Motor Corpトヨタ自動車株式会社
    • MIZUNO KENTAROHASHIMOTO SHOJITAGUCHI RIEOHIRA YOSHIEYASUDA HIROMICHI
    • G01L23/22
    • PROBLEM TO BE SOLVED: To provide a pressure sensor equipped with a seal structure with high reliability.SOLUTION: A pressure sensor 1A includes: a pressure receiving rod 3 having a jaw portion 3a; an elastic seal member 4; and a first fixing member 5. The jaw portion 3a of the pressure receiving rod 3 opposes to a step surface of a housing 2 in an axial direction. The first fixing member 5 is fixed to the housing 2, and opposed to the step surface of the housing 2 through the jaw portion 3a of the pressure receiving rod 3 in the axial direction. The elastic seal member 4 is provided between the jaw portion 3a of the pressure receiving rod 3 and the first fixing member 5. By a compressed load acted between the first fixing member 5 and the step surface of the housing 2, a seal load is added to the elastic seal member 4.
    • 要解决的问题:提供具有高可靠性的密封结构的压力传感器。解决方案:压力传感器1A包括:压力接收杆3,其具有钳口部分3a; 弹性密封件4; 和第一固定构件5.压力接收杆3的钳口部分3a在轴向方向上抵靠壳体2的台阶表面。 第一固定构件5固定在壳体2上,并且通过压力接收杆3的钳口部分3a在轴向与壳体2的台阶面相对。 弹性密封构件4设置在受压杆3的钳口部分3a和第一固定构件5之间。通过作用在第一固定构件5和壳体2的台阶表面之间的压缩载荷,增加了密封载荷 到弹性密封件4。
    • 2. 发明专利
    • Hold circuit
    • 保持电路
    • JP2010085328A
    • 2010-04-15
    • JP2008256713
    • 2008-10-01
    • Denso CorpToyota Central R&D Labs Inc株式会社デンソー株式会社豊田中央研究所
    • MIZUNO KENTAROOTA NORIKAZUOHIRA YOSHIEMAKINO YASUAKIARIYOSHI HIROMINAGASE KAZUYOSHI
    • G01R19/04H01L21/822H01L27/04
    • G11C27/02
    • PROBLEM TO BE SOLVED: To provide a hold circuit holding a peak voltage or a bottom voltage of input voltages varying with time. SOLUTION: The hold circuit 10 includes an input terminal 20 inputting a voltage, an output terminal 22 outputting a held voltage, a reference voltage terminal 24 connecting to a ground voltage, an operational amplifier 30, a switch circuit 32, a capacitor 36, and an impedance converting circuit 38. In the switch circuit 32, one main electrode 34b and a gate electrode 34d are connected to a connection point 26, another main electrode 34a is equipped with an insulated gate type transistor 34 connected to an output terminal 30c of the operational amplifier 30, and a semiconductor well region of the insulated gate type transistor 34 is connected to the output terminal 22 through a bias electrode 34c. COPYRIGHT: (C)2010,JPO&INPIT
    • 要解决的问题:提供保持输入电压随时间变化的峰值电压或底部电压的保持电路。 解决方案:保持电路10包括输入电压的输入端子20,输出保持电压的输出端子22,连接到接地电压的参考电压端子24,运算放大器30,开关电路32,电容器 36和阻抗转换电路38.在开关电路32中,一个主电极34b和栅电极34d连接到连接点26,另一个主电极34a配备有连接到输出端子的绝缘栅型晶体管34 30c以及绝缘栅型晶体管34的半导体阱区域通过偏置电极34c与输出端子22连接。 版权所有(C)2010,JPO&INPIT
    • 3. 发明专利
    • Hold circuit
    • 保持电路
    • JP2010028215A
    • 2010-02-04
    • JP2008183989
    • 2008-07-15
    • Denso CorpToyota Central R&D Labs Inc株式会社デンソー株式会社豊田中央研究所
    • HOSOKAWA HIDEKIMIZUNO KENTAROOTA NORIKAZUOHIRA YOSHIEARIYOSHI HIROMIMAKINO YASUAKINAGASE KAZUYOSHI
    • H03K5/1532
    • PROBLEM TO BE SOLVED: To provide a hold circuit capable of reducing power consumption.
      SOLUTION: The peak hold circuit 2 comprises a switch circuit 4 formed between one electrode of a capacitor 10 for holding a signal and an input terminals 20. The switch circuit 4 comprises an insulated gate transistor 5, and a gate electrode 5c is connected to a switching circuit 15. The insulated gate transistor 5 is controlled by the switching circuit 15, and the insulated gate transistor 5 is shut down when the peak voltage of an output voltage Vout is held. The peak voltage of the output voltage Vout is held without a change in electron charge stored in the capacitor 10. In addition, the switching circuit 15 is connected to a resetting terminal 19. When the output voltage Vout is reset, the insulated gate transistor 5 is shut down. Current does not flow from the input terminal 20 to GND, so that power consumption is suppressed.
      COPYRIGHT: (C)2010,JPO&INPIT
    • 要解决的问题:提供能够降低功耗的保持电路。 解决方案:峰值保持电路2包括形成在用于保持信号的电容器10的一个电极和输入端子20之间的开关电路4.开关电路4包括绝缘栅极晶体管5,栅极电极5c 连接到开关电路15.绝缘栅晶体管5由开关电路15控制,并且当保持输出电压Vout的峰值电压时,绝缘栅晶体管5截止。 保持输出电压Vout的峰值电压而不会在电容器10中存储电子电荷的变化。此外,开关电路15连接到复位端子19.当输出电压Vout被复位时,绝缘栅极晶体管5 被关闭 电流不从输入端子20流向GND,从而抑制功耗。 版权所有(C)2010,JPO&INPIT
    • 4. 发明专利
    • 力検知素子
    • 强制检测元件
    • JP2015001495A
    • 2015-01-05
    • JP2013127369
    • 2013-06-18
    • 株式会社豊田中央研究所Toyota Central R&D Labs Inc
    • MIZUNO KENTAROTAGUCHI RIEHASHIMOTO SHOJIOHIRA YOSHIE
    • G01L1/18H01L29/84
    • 【課題】メサ段差に加わる圧縮応力の幅方向の分布を均一化し、力検知素子の信頼性と感度の間に存在するトレードオフの関係を改善すること。【解決手段】力検知素子1は、半導体基板10及び力伝達ブロック30を備えている。半導体基板10には、溝12A,12Bを横断して伸びているメサ段差13に形成されているゲージ部14及び溝12A,12B内に形成されている支持部16を有する。力伝達ブロック30は、メサ段差13の頂面、支持部16の頂面及び溝12A,12Bの周縁部15の表面に接触する。【選択図】図1
    • 要解决的问题:为了使施加到台面台阶的压缩应力的宽度方向分布均匀化,从而改善力检测元件的可靠性和灵敏度之间存在的权衡关系。解决方案:力检测元件1包括半导体 基板10和力传递块30.半导体基板10具有:规定部14和槽12A,其形成在台阶台阶13上,该台阶台阶13延伸交叉的槽12A,12B; 以及形成在槽12A和12B中的支撑部16。 力传递块30接触台面台阶13的上表面,支撑部分16的顶表面和槽12A和12B的周缘部分15的表面。
    • 5. 发明专利
    • Hold circuit
    • 保持电路
    • JP2010127617A
    • 2010-06-10
    • JP2008298986
    • 2008-11-25
    • Denso CorpToyota Central R&D Labs Inc株式会社デンソー株式会社豊田中央研究所
    • OHIRA YOSHIEOTA NORIKAZUMIZUNO KENTAROARIYOSHI HIROMIMAKINO YASUAKINAGASE KAZUYOSHI
    • G01R19/04H03F3/181
    • G11C27/02
    • PROBLEM TO BE SOLVED: To provide a hold circuit capable of suppressing the variation of hold voltage caused by parasitic capacitance of a switch circuit. SOLUTION: The hold circuit includes an input terminal, an output terminal, a capacitance for holding, an impedance converting circuit which is provided between one end of the capacitance for holding and the output terminal and maintains the voltage of the output terminal to be equal to the voltage of the above one end of the capacitance for holding, a comparator circuit which is equipped with a comparison output terminal for output of a comparison signal which changes over between first reference voltage and second reference voltage in accordance with the results of comparison between the voltage of the output terminal and that of the input terminal, the switch circuit including an MOS transistor, which is provided between the input terminal and the above one end of the capacitance for holding and brings about non-continuity when the comparison signal is at the first reference voltage and continuity when the signal is at the second reference voltage, and a capacitance for controlling hold voltage which is provided between the comparison output terminal of the comparator circuit and the above one end of the capacitance for holding. COPYRIGHT: (C)2010,JPO&INPIT
    • 解决的问题:提供一种能够抑制由开关电路的寄生电容引起的保持电压的变化的保持电路。 解决方案:保持电路包括输入端子,输出端子,用于保持的电容,阻抗转换电路,其设置在用于保持的电容的一端和输出端子之间,并将输出端子的电压维持在 等于用于保持的电容的上述一端的电压;比较器电路,其配备有用于输出比较信号的比较电路,该比较信号根据第一参考电压和第二参考电压之间的转换, 输出端子的电压与输入端子的电压之间的比较,包括MOS晶体管的开关电路,其设置在用于保持的电容的输入端子和上述一端之间,并且当比较信号 当信号处于第二参考电压时,处于第一参考电压和连续性,以及用于控制的电容 g保持电压,其设置在比较器电路的比较输出端子和用于保持的电容的上述一端之间。 版权所有(C)2010,JPO&INPIT
    • 6. 发明专利
    • 温度センサ回路
    • 温度传感器电路
    • JP2015059767A
    • 2015-03-30
    • JP2013192197
    • 2013-09-17
    • 株式会社豊田中央研究所Toyota Central R&D Labs Inc
    • MIZUNO KENTAROSHIMADA HIDETOOHIRA YOSHIE
    • G01K7/01H03K3/03H03K3/354
    • 【課題】発振回路から出力されるクロック信号を利用して温度を測定する温度センサ回路を提供する。【解決手段】温度センサ回路1は、クロック信号CLKを生成する発振回路2と、クロック信号CLKを利用して遅延信号S2を生成する遅延回路4と、遅延信号S2の遅延時間をクロック信号CLKのクロック数に基づいて計測する遅延時間計測回路5を備えている。温度センサ回路1では、クロック信号CLKの周期の温度に対する温度依存特性と遅延信号S2の遅延時間の温度に対する温度依存特性の相違に基づいて、遅延時間計測回路5で計測されるクロック数が温度に対して変動するように構成されている。【選択図】図1
    • 要解决的问题:提供一种通过使用从振荡电路输出的时钟信号来测量温度的温度传感器电路。解决方案:温度传感器电路1包括:用于产生时钟信号CLK的振荡电路2; 延迟电路4,用于通过使用时钟信号CLK产生延迟信号S2; 以及延迟时间测量电路5,用于基于时钟信号CLK的时钟数来测量延迟信号S2的延迟时间。 温度传感器电路1被配置为使得由延迟时间测量电路5测量的时钟数量根据温度根据时钟信号CLK的周期中的温度的温度依赖特性之间的差异和温度 延迟信号S2的延迟时间的温度的相关特性。
    • 7. 发明专利
    • 圧力センサ
    • 压力传感器
    • JP2015010993A
    • 2015-01-19
    • JP2013138261
    • 2013-07-01
    • 株式会社豊田中央研究所Toyota Central R&D Labs Inc
    • MIZUNO KENTAROHASHIMOTO SHOJITAGUCHI RIEOHIRA YOSHIE
    • G01L23/26
    • 【課題】力検知素子に加える予荷重から独立した荷重を得ることができる圧力センサを提供すること。【解決手段】圧力センサ1Aは、ハウジング2、ハウジング2内に配置されている受圧ロッド3、ハウジング2に固定されている固定部材7、受圧ロッド3と固定部材7の間に配置されている力検知素子5及び力検知素子5の周囲に設けられているとともに受圧ロッド3と固定部材7の間に配置されている弾性部材6を備える。弾性部材6は、受圧ロッド3と固定部材7の間に作用する荷重によって圧縮されている。弾性部材6に加えられる圧縮荷重が、力検知素子5に加えられる予荷重よりも大きい。【選択図】図1
    • 要解决的问题:提供一种能够从施加到力检测元件的预载中获得独立负载的压力传感器。解决方案:压力传感器1A包括壳体2,设置在壳体2中的受压杆3,固定 固定在壳体2上的构件7,设置在压力接收杆3和固定构件7之间的力检测元件5和设置在力检测元件5周围并设置在受压杆3和固定构件之间的弹性构件6 弹性构件6被压力接收杆3和固定构件7之间的负载压缩。施加到弹性构件6的压缩载荷大于施加到力检测元件5的预载荷。
    • 8. 发明专利
    • Hold circuit
    • 保持电路
    • JP2010020864A
    • 2010-01-28
    • JP2008182514
    • 2008-07-14
    • Denso CorpToyota Central R&D Labs Inc株式会社デンソー株式会社豊田中央研究所
    • MIZUNO KENTAROOTA NORIKAZUHOSOKAWA HIDEKIOHIRA YOSHIEMAKINO YASUAKINAGASE KAZUYOSHIARIYOSHI HIROMI
    • G11C27/02
    • PROBLEM TO BE SOLVED: To provide a hold circuit capable of holding an analog voltage when the analog voltage is input and a holding signal is input.
      SOLUTION: The hold circuit includes an input terminal 20 for inputting an analog voltage, a holding terminal 28 for inputting a holding signal, an output terminal 22 for outputting a held voltage, a reference potential terminal 24 connected to a reference potential, a switch circuit 4, a capacitor 10, and a voltage follower circuit 8. The switch circuit 4 includes an insulating gate type transistor 6 having one main electrode 6a electrically connected to a contact 30 for interconnecting the switch circuit 4 and the capacitor 10. A bias electrode 6c electrically connected to the semiconductor well area of the insulating gate type transistor 6 is electrically connected to the output terminal 22.
      COPYRIGHT: (C)2010,JPO&INPIT
    • 要解决的问题:提供一种当输入模拟电压并且输入保持信号时能够保持模拟电压的保持电路。 保持电路包括用于输入模拟电压的输入端子20,用于输入保持信号的保持端子28,用于输出保持电压的输出端子22,连接到参考电位的基准电位端子24, 开关电路4,电容器10和电压跟随器电路8.开关电路4包括绝缘栅型晶体管6,其具有电连接到用于互连开关电路4和电容器10的触点30的一个主电极6a。 电连接到绝缘栅型晶体管6的半导体阱区的偏置电极6c电连接到输出端22.版权所有(C)2010,JPO&INPIT
    • 9. 发明专利
    • Converter circuit
    • 转换电路
    • JP2009211763A
    • 2009-09-17
    • JP2008053930
    • 2008-03-04
    • Denso CorpToyota Central R&D Labs Inc株式会社デンソー株式会社豊田中央研究所
    • MIZUNO KENTAROOTA NORIKAZUHOSOKAWA HIDEKIOHIRA YOSHIEMAKINO YASUAKIARIYOSHI HIROMINAGASE KAZUYOSHI
    • G11C27/02H03F3/70
    • PROBLEM TO BE SOLVED: To provide a compact converter circuit which is excellent in frequency characteristics.
      SOLUTION: In the converter circuit 6, the inverting input terminal 22 and the non-inverting input terminal 24 of an operational amplifier 20 are connected together through a first resistor element 18. Even when the electric charges increase unintentionally on the wiring 30, the electric charges on the wiring 30 can be regulated through the first resistor element 18. Thus, the inverting input terminal 22 and the non-inverting input terminal 24 of the operational amplifier 20 can be virtually short-circuited without fail to maintain the potential of the wiring 30 at Vbb. Further, the first resistor element 18 and the capacitor 12 are not connected in parallel. The amount of charges stored in the capacitor 12 does not fluctuate, and the output voltage Vout is improved in frequency characteristics. Also, it is not necessary to increase the resistance of the first resistor element 18 and the capacitance of the capacitor 12 to suppress the movement of charges. Thus, it is possible to provide a compact converter circuit.
      COPYRIGHT: (C)2009,JPO&INPIT
    • 要解决的问题:提供频率特性优异的紧凑型转换器电路。 解决方案:在转换器电路6中,运算放大器20的反相输入端22和非反相输入端24通过第一电阻元件18连接在一起。即使电荷在布线30上无意地增加 可以通过第一电阻元件18调节布线30上的电荷。因此,运算放大器20的反相输入端子22和非反相输入端子24可以虚拟地短路,而不会维持电位 的布线30。 此外,第一电阻元件18和电容器12并未并联连接。 存储在电容器12中的电荷量不会波动,并且输出电压Vout在频率特性方面得到改善。 此外,不需要增加第一电阻元件18的电阻和电容器12的电容以抑制电荷的移动。 因此,可以提供紧凑的转换器电路。 版权所有(C)2009,JPO&INPIT