会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明申请
    • WIRELESS COMMUNICATION METHOD, USER EQUIPMENT, NODEB, AND SYSTEM
    • 无线通信方法,用户设备,NODEB和系统
    • WO2012095054A3
    • 2013-02-21
    • PCT/CN2012071831
    • 2012-03-01
    • HUAWEI TECH CO LTDXIAO ZHIYUMENG XIANGTAO
    • XIAO ZHIYUMENG XIANGTAO
    • H04W56/00
    • H04W74/004
    • The present invention provides a wireless communication method, device, and system. The method comprises: a UE determining, according to a specified UE type, a valid load bit width of rank indication; sending to a NodeB a message carrying the rank indication, the rank indication occupying the valid load bit width in the message. The specified UE type is a specified UE type required to be used by the NodeB and the UE before the NodeB obtains the UE type of the UE. Through the technical solution, the UE and the ENB can use the same valid load bit width of the rank indication, thereby achieving wireless communication synchronization between the UE and the ENB, and shortening an access delay.
    • 本发明提供一种无线通信方法,装置和系统。 该方法包括:UE根据指定的UE类型确定秩指示的有效负载比特宽度; 向节点B发送携带秩指示的消息,等级指示占据消息中的有效负载位宽度。 指定的UE类型是在节点B获得UE的UE类型之前由NodeB和UE使用的指定UE类型。 通过技术方案,UE和ENB可以使用与秩指示相同的有效负载位宽度,从而实现UE与ENB之间的无线通信同步,缩短访问延迟。
    • 2. 发明申请
    • DECODING METHOD AND DECODING DEVICE
    • 解码方法和解码设备
    • WO2012092902A3
    • 2013-01-24
    • PCT/CN2012071099
    • 2012-02-14
    • HUAWEI TECH CO LTDLI YANGJIN LILIZHAO YUXIAO ZHIYU
    • LI YANGJIN LILIZHAO YUXIAO ZHIYU
    • H03M13/11
    • H03M13/03H03M13/1515H03M13/152H03M13/2732H03M13/2918H03M13/2927
    • Embodiments of the present invention provide a decoding method and device, capable of reducing the rate of output bit error with simple decoding, thus enhancing the anti-jamming capability of the system. The method comprises: performing iterative decoding on multidimensional codes to obtain uncorrectable code words, the number of error bits of code words in each dimension where error bits of the uncorrectable code words are located being larger than the capacity of the multidimensional codes; determining the location of error bits of uncorrectable code words obtained through iterative decoding on the multidimensional codes, wherein the location of error bits in the uncorrectable code words is the multidimensional coordinate location of the error bits in the multidimensional codes; correcting error bits of part of the uncorrectable code words in the multidimensional codes based on the determined location of error bits in the uncorrectable code words, such that the number of error bits of code words in each dimension where the error bits of the uncorrectable code words are located is smaller than the capacity of the multidimensional codes; after correcting the error bits of part of the uncorrectable code words in the multidimensional codes, performing iterative decoding on the multidimensional codes wherein the number of error bits of code words in each dimension where the error bits of the uncorrectable code words are located is smaller than the capacity of the multidimensional codes. The embodiments of the present invention are applicable to the field of decoding technology.
    • 本发明的实施例提供一种能够通过简单解码来降低输出比特误码率的解码方法和装置,从而提高系统的抗干扰能力。 该方法包括:对多维码执行迭代解码以获得不可校正的码字,每个维度中的不可纠错码字的错误位所在的码字的误码位数大于多维码的容量; 确定通过对所述多维码进行迭代解码获得的不可校正码字的错误位的位置,其中所述不可校正码字中的错误位的位置是所述多维码中的所述错误位的多维坐标位置; 基于所确定的不可校正码字中的错误位的位置来校正多维码中的不可校正码字的一部分的错误位,使得每个维度中的码字的错误位的数量,其中不可校正码字的错误位 位置小于多维码的容量; 在多维码中校正部分不可校正码字的错误位之后,对多维码执行迭代解码,其中不可校正码字的错误位的每个维度中的码字的错误位的数量小于 多维码的容量。 本发明的实施例可应用于解码技术领域。
    • 4. 发明专利
    • aparelho de recepção, aparelho de envio, sistema e método para multiplexação com divisão de polarização ótica
    • BR112012009656A2
    • 2016-05-17
    • BR112012009656
    • 2010-10-22
    • HUAWEI TECH CO LTD
    • TIAN DAFENGXU XIAOGENGXIAO ZHIYU
    • H04J14/06
    • aparelho de recepção, aparelho de envio, sistema e método para multiplexação com divisão de polarização ótica. a presente invenção refere-se a um aparelho de recepção, um aparelho de envio, um sistema e um método para multiplexação com divisão de polarização ótica. o aparelho de recepção inclui: um divisor ótico, configurado para: dividir um sinal ótico multiplexado com polarização recebido em dois sinais óticos multiplexados com polarização idênticos, em que os dois sinais óticos multiplexados com polarização incluem, ambos, um primeiro sinal ótico de estado de polarização (sop) e um segundo sinal ótico de sop, respectivamente, e em que o primeiro sinal ótico de sop é um sinal ótico quando um sinal ótico de sop horizontal é transmitido para o divisor ótico, e o segundo sinal ótico de sop é um sinal ótico quando um sinal ótico de sop vertical é transmitido para o divisor ótico; um aparelho de obtenção de sinal ótico horizontal, conectado ao divisor ótico, e configurado para separar o sinal ótico de sop horizontal; e um aparelho de obtenção de sinal ótico vertical, conectado ao divisor ótico, e configurado para separar o sinal ótico de sop vertical, o que mação com divisão de polarizaitiga uma diafonia de sinais óticos e melhora a performance de um sistema de transmissão ótico para multiplexção ótica.
    • 5. 发明专利
    • Método de ecualización Turbo y sistema de ecualización Turbo
    • ES2683084T3
    • 2018-09-24
    • ES13888637
    • 2013-07-01
    • HUAWEI TECH CO LTD
    • CHANG DEYUANXIAO ZHIYUYU FANZHAO YU
    • H03M13/39H03M13/11H03M13/29H04L1/00H04L25/03
    • Un método para implementar una compensación de ecualización Turbo en un sistema ecualizador Turbo (60, 70) que comprende múltiples ecualizadores Turbo (20, 50), comprendiendo cada ecualizador Turbo (20, 50) una unidad BCJR paralela solapada, OP-BCJR, (21) para realizar un procesamiento de operación paralela de acuerdo con segmentos solapados y una unidad (22) de decodificación de código convolucional de comprobación de paridad de baja densidad, LDPC, para decodificación iterativa, comprendiendo el método los pasos siguientes realizados por cada uno de los múltiples ecualizadores Turbo (20, 50): dividir, por parte de la unidad OP-BCJR (21), un primer bloque de datos en n segmentos de datos, en donde D bits en dos segmentos de datos adyacentes en los n segmentos de datos se solapan, n es un entero positivo mayor o igual que 2, y D es un entero positivo mayor o igual que 1, realizar de forma concurrente, por parte de la unidad OP-BCJR (21), un procesamiento recursivo sobre cada segmento de datos de los n segmentos de datos, y agrupar, por parte de la unidad OP-BCJR (21), los n segmentos de datos sobre los que se ha realizado el procesamiento recursivo, con el fin de obtener un segundo bloque de datos; y realizar, por parte de la unidad (22) de decodificación de código convolucional LDPC, una decodificación iterativa sobre el segundo bloque de datos y los otros T-1 bloques de datos, los cuales conjuntamente forman una secuencia de palabra código de T bloques de palabra de código correspondientes a una relación de comprobación de una i-ésima capa Hi de una matriz de comprobación H de un código convolucional LDPC, para generar un tercer bloque de datos, en donde las longitudes de datos del primer bloque de datos, el segundo bloque de datos, y el tercer bloque de datos son todas de 1/T de la longitud de código N de la secuencia de palabra código del código convolucional LDPC, y T se determina mediante un parámetro de estructura escalonada de la matriz de comprobación H del código convolucional LDPC con T>=N/NT, donde NT y N son constantes y representan la cantidad de columnas espaciadas entre sí entre la i-ésima capa Hi y la (i+1)-ésima capa Hi+1 de la matriz de comprobación H del código convolucional LDPC y la cantidad de columnas de cada capa Hi de la matriz de comprobación H del código convolucional LDPC, respectivamente; y en donde el tercer bloque de datos de salida de un primer ecualizador Turbo (20) se le envía a un segundo ecualizador Turbo (20) y se utiliza como primer bloque de datos del segundo ecualizador Turbo (20).
    • 6. 发明专利
    • Dispositivo de envío de datos, dispositivo de recepción de datos y método de sincronización de tramas
    • ES2625528T3
    • 2017-07-19
    • ES11866960
    • 2011-10-31
    • HUAWEI TECH CO LTD
    • YU FANCHANG DEYUANXIAO ZHIYU
    • H04L1/00
    • Un receptor de datos (200, 350, 570, 650), que comprende un módulo de procesamiento (210, 360, 560, 660) y un módulo de decodificación (220, 370, 570, 670), en donde: el módulo de procesamiento (210, 360, 560, 660) está configurado para recibir primeros datos de recepción, adquirir, en de conformidad con una secuencia de formación que está en los primeros datos de recepción y para facilitar la estimación de canal o la ecualización de canal, una señal de indicación que indica una posición límite de la secuencia de formación, y proporcionar, a la salida, segundos datos de recepción obtenidos después de que se retire la secuencia de formación de los primeros datos de recepción y la señal de indicación para el módulo de decodificación (220, 370, 570, 670), en donde los primeros datos de recepción se obtienen mediante un transmisor de datos (100, 310, 510, 610) insertando, en función de una posición límite de una palabra código de corrección de errores hacia adelante, FEC, de la secuencia de formación en los datos codificados por FEC; y el módulo de decodificación (220) está configurado para determinar una posición límite de una palabra código de FEC en los segundos datos de recepción en función de la señal de indicación y para realizar una decodificación FEC sobre la palabra código de FEC en función de la posición límite, en donde el módulo de decodificación (220, 370, 570, 670) comprende: una unidad de memorización intermedia, configurada para memorizar N bloques de datos continuos si las secuencias de formación de N ciclos se insertan en una sola palabra código de FEC, en donde los datos incluidos en un solo bloque de datos es una parte entre posiciones indicadas por señales de indicación adyacentes en los segundos datos de recepción; una unidad de decodificación, configurada para realizar una decodificación FEC sobre los N bloques de datos continuos; una unidad de verificación, configurada para comprobar si un resultado obtenido de la decodificación FEC es correcto; y una unidad de determinación, configurada para determinar, si un resultado de verificación obtenido por la unidad de verificación es correcto, que una posición indicada por una primera señal de indicación correspondiente a los N bloques de datos continuos es la posición límite de la palabra código de FEC en los segundos datos de recepción, en donde N es un número entero mayor que 1.
    • 8. 发明公开
    • FEC DECODING APPARATUS AND METHOD
    • EP3242406A4
    • 2018-02-07
    • EP15879331
    • 2015-01-27
    • HUAWEI TECH CO LTD
    • XIAO ZHIYULI MO
    • H03M13/25H03M13/09H04L1/00
    • H04L1/0053H03M13/096H03M13/25H04L1/0058H04L1/0061
    • Embodiments of the present invention provide a decoding apparatus and method. The method includes: obtaining a to-be-decoded group; detecting whether all code words in the to-be-decoded group meet that a checksum is 0; performing a sign bit decision on the to-be-decoded group when all the code words in the to-be-decoded group meet that a checksum is 0; detecting, when all the code words in the to-be-decoded group do not meet that a checksum is 0, whether the sign bit decision has been performed on each code word in the to-be-decoded group; performing, when there is at least one code word on which the sign bit decision has been performed in the to-be-decoded group, data restoration on each code word on which the sign bit decision has been performed; and constructing a new to-be-decoded group by using each code word obtained after the data restoration and each code word on which the sign bit decision has not been performed, to perform FEC decoding. When all the code words in the to-be-decoded group meet that a checksum is 0, FEC decoding is not performed, and only the sign bit decision is performed. That is, in a process of performing multiple times of decoding on each code word, FEC decoding is not always performed every time. This reduces power consumption required by FEC decoding.
    • 10. 发明公开
    • DECODING METHOD AND DECODER
    • DECODIERUNGSVERFAHREN UND DECODIERER
    • EP3171520A4
    • 2017-08-02
    • EP14899052
    • 2014-07-31
    • HUAWEI TECH CO LTD
    • LI MOYU FANXIAO ZHIYU
    • H03M13/29H03M13/15H03M13/37H03M13/45
    • H03M13/3746H03M13/152H03M13/2906H03M13/2927H03M13/2948H03M13/2963H03M13/2975H03M13/3707H03M13/3715H03M13/455
    • Embodiments of the present invention provide a decoding method and a decoder. The decoding method includes: after performing soft-decision decoding at least once on multiple codewords, determining whether a decoding result of soft-decision decoding meets a switching condition for switching to hard-decision decoding; and if the switching condition is not met, continuing to use soft-decision decoding during next decoding; or if the switching condition is met, switching to hard-decision decoding during next decoding, and always using hard-decision decoding during subsequent decoding until a decoding iteration is quit. In this way, when a decoding result of soft-decision decoding meets a specific condition, decoding can switch to hard-decision decoding that requires lower power consumption, and continual use of soft-decision decoding that requires higher power consumption can be avoided, thereby reducing power consumption of a decoder without impairing decoding performance.
    • 本发明的实施例提供了一种解码方法和解码器。 所述解码方法包括:在对多个码字进行至少一次软判决解码之后,判断软判决解码的解码结果是否满足切换至硬判决解码的切换条件; 如果不满足切换条件,则在下一次解码期间继续使用软判决解码; 或者如果满足切换条件,则在下一次解码期间切换到硬判决解码,并且在随后的解码期间始终使用硬判决解码直到解码迭代退出。 这样,当软判决解码的解码结果满足特定条件时,解码可以切换到需要较低功耗的硬判决解码,并且可以避免继续使用需要较高功耗的软判决解码,由此 降低解码器的功耗而不影响解码性能。