会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 7. 发明授权
    • Method of implementing off-chip cache memory in dual-use SRAM memory for network processors
    • 在网络处理器的双用SRAM存储器中实现片外高速缓存的方法
    • US07200713B2
    • 2007-04-03
    • US10811608
    • 2004-03-29
    • Mason B. CabotFrank T. HadyMark B. Rosenbluth
    • Mason B. CabotFrank T. HadyMark B. Rosenbluth
    • G06F12/00
    • G06F12/0802G06F2212/601
    • A method, apparatus, and system for implementing off-chip cache memory in dual-use static random access memory (SRAM) memory for network processors. An off-chip SRAM memory store is partitioned into a resizable cache region and general-purpose use region (i.e., conventional SRAM use). The cache region is used to store cached data corresponding to portions of data contained in a second off-chip memory store, such as a dynamic RAM (DRAM) memory store or an alternative type of memory store, such as a Rambus DRAM (RDRAM) memory store. An on-chip cache management controller is integrated on the network processor. Various cache management schemes are disclosed, including hardware-based cache tag arrays, memory-based cache tag arrays, content-addressable memory (CAM)-based cache management, and memory address-to-cache line lookup schemes. Under one scheme, multiple network processors are enabled to access shared SRAM and shared DRAM, wherein a portion of the shared SRAM is used as a cache for the shared DRAM.
    • 一种用于在用于网络处理器的两用静态随机存取存储器(SRAM)存储器中实现片外高速缓冲存储器的方法,装置和系统。 片外SRAM存储器被分割成可调整大小的高速缓存区域和通用用途区域(即常规SRAM使用)。 高速缓存区域用于存储对应于包含在第二片外存储器存储器(例如动态RAM(DRAM)存储器存储器或诸如Rambus DRAM(RDRAM))的替代类型的存储器存储器中的数据部分的缓存数据, 记忆库。 片上缓存管理控制器集成在网络处理器上。 公开了各种高速缓存管理方案,包括基于硬件的高速缓存标签阵列,基于存储器的高速缓存标签阵列,基于内容寻址存储器(CAM)的高速缓存管理以及存储器地址到高速缓存行查找方案。 在一种方案下,多个网络处理器能够访问共享SRAM和共享DRAM,其中共享SRAM的一部分被用作共享DRAM的高速缓存。