会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 3. 发明授权
    • 메모리 액세스 제어 장치 및 방법
    • 存储器访问控制的装置和方法
    • KR101116613B1
    • 2012-03-07
    • KR1020060138773
    • 2006-12-29
    • 삼성전자주식회사
    • 이기완
    • G06F13/28G06F13/16G06F12/00
    • 데이터처리속도가개선된메모리액세스제어장치및 방법이개시된다. 본발명에따른메모리액세스제어장치는메모리와데이터를송수신하기위한인터페이스마스터, 데이터를임시저장하는적어도하나의 FIFO를포함하는 FIFO 부및 데이터리드/라이트동작을요청하는요청신호에대한확인신호에응답하여 FIFO에저장된데이터로부터메모리에리드/라이트될출력데이터를생성하는메모리액세스제어부를포함한다. 특히, 메모리액세스제어부는, 적어도하나의요청신호들을순차적으로발생하고, 요청신호들에상응하는확인신호가수신되기이전에출력데이터를생성하며, 요청신호를발생하는 REQ 발생부, FIFO를제어하기위한 FIFO 제어신호를발생하는 FIFO 제어기및 출력데이터를저장하기위한출력버퍼를더 포함한다. 본발명에의하여또한, 다양한주소및 크기를가지는데이터를처리하기위하여 FIFO를제어하는동안에발생되는지연을최소화함으로써비트블록전송시간을단축할수 있다.
    • 4. 发明公开
    • 디스플레이 장치 및 그 제어방법
    • 显示装置及其控制方法
    • KR1020100066957A
    • 2010-06-18
    • KR1020080125486
    • 2008-12-10
    • 삼성전자주식회사
    • 이기완
    • H04N5/44H04N5/63
    • G09G5/395G09G5/14G09G2330/026G09G2340/0407
    • PURPOSE: A display apparatus and a control method thereof are provided to display an image on a screen according to a turn on signal, thereby enabling a user to recognize that normal booting is performed. CONSTITUTION: If a display device is turned on, a controller(120) separately performs a booting process for the display device and a display process of a pre-stored image. The controller comprises the following units. A CPU starts the booting process. A storage unit stores the image. If the display device is turned on, a signal generating unit generates a synchronous signal. A graphic processing unit processes the stored image by graphics.
    • 目的:提供一种显示装置及其控制方法,用于根据打开信号在屏幕上显示图像,从而使用户能够识别出执行正常启动。 构成:如果显示装置打开,则控制器(120)分别执行显示装置的引导处理和预存图像的显示处理。 控制器包括以下单元。 CPU启动引导过程。 存储单元存储图像。 如果显示装置打开,则信号产生单元产生同步信号。 图形处理单元通过图形处理存储的图像。
    • 5. 发明公开
    • 삼차원적 PIP 영상을 제공하는 영상기기 및 이를 적용한영상표시방법
    • 用于提供三维图像的图像设备及其显示方法
    • KR1020090058361A
    • 2009-06-09
    • KR1020070125106
    • 2007-12-04
    • 삼성전자주식회사
    • 이기완김영석
    • H04N13/04H04N5/45
    • H04N21/4438H04N5/45H04N21/4316H04N21/816
    • An image device for offering a 3D PIP(Picture In Picture) image and an image displaying method applied with the device are provided to satisfy a user's viewing desire for plural sub images, thereby easily changing channels of the sub images at the same time. A graphic processor(140) adds graphic to a main image to be displayed on a display. A controller(160) individually shows at least one sub image on at least one cubic surface, and controls the graphic processor so that a cubic shape where the at least one sub image is shown is added to the main image. The sub images are PIP images. On a particular surface of the cubic shape, sub images for type information on an inputted image are shown. The cubic shape is in regular hexahedral type. The at least one sub image is either an externally received image or a prestored image.
    • 提供用于提供3D PIP(画中画)图像的图像设备和应用于设备的图像显示方法以满足用户对多个子图像的观看期望,从而同时容易地改变子图像的频道。 图形处理器(140)将图形添加到要在显示器上显示的主图像。 控制器(160)分别在至少一个立方体表面上显示至少一个子图像,并且控制图形处理器,使得其中显示至少一个子图像的立方体被添加到主图像。 子图像是PIP图像。 在立体形状的特定表面上,示出了关于输入图像的类型信息的子图像。 立方体为正六面体型。 至少一个子图像是外部接收的图像或预存储的图像。
    • 6. 发明公开
    • 메모리 액세스 제어 장치 및 방법
    • 用于存储器访问控制的装置和方法
    • KR1020080062694A
    • 2008-07-03
    • KR1020060138773
    • 2006-12-29
    • 삼성전자주식회사
    • 이기완
    • G06F13/28G06F13/16G06F12/00
    • A device and a method for controlling memory access are provided to offer a DMA device having a simplified structure by using a single FIFO(First Input First Output) selectively without separately implementing the FIFO for input data and the FIFO for output data. An interface master(130) transceives data such as graphic data with a memory. A FIFO unit(150) includes at least one FIFO temporarily storing the data. A memory access controller(170) generates output data to be read/written to the memory from the data stored in the FIFO by responding to an acknowledge signal for a request signal requesting a data read/write operation. The memory access controller generates at least one request signal sequentially and generates the output data before the acknowledge signal corresponding to the request signals is received. The memory access controller includes a request generator(180) generating the request signal, a FIFO controller(160) generating a FIFO control signal for controlling the FIFO, and an output buffer(190) storing the output data. The memory access controller transmits the output data stored in the output buffer to the interface master when the acknowledge signal is received.
    • 提供了一种用于控制存储器访问的装置和方法,以通过选择性地使用单个FIFO(第一输入第一输出)来提供具有简化结构的DMA设备,而不需要单独地实现用于输入数据的FIFO和用于输出数据的FIFO。 接口主机(130)用存储器收发诸如图形数据的数据。 FIFO单元(150)包括临时存储数据的至少一个FIFO。 存储器访问控制器(170)通过响应请求数据读/写操作的请求信号的确认信号,从存储在FIFO中的数据生成要读/写到存储器的输出数据。 存储器访问控制器依次产生至少一个请求信号,并且在接收到与请求信号相对应的确认信号之前产生输出数据。 存储器访问控制器包括产生请求信号的请求生成器(180),产生用于控制FIFO的FIFO控制信号的FIFO控制器(160)和存储输出数据的输出缓冲器(190)。 当接收到确认信号时,存储器访问控制器将存储在输出缓冲器中的输出数据发送到接口主机。
    • 10. 发明公开
    • 비디오 화소 클록 생성방법 및 이를 이용한 비디오 화소클록 생성장치
    • 视频像素时钟生成方法和使用其的视频像素时钟生成装置
    • KR1020060081097A
    • 2006-07-12
    • KR1020050001520
    • 2005-01-07
    • 삼성전자주식회사
    • 조순제이기완
    • G09G3/20G09G3/296G09G3/36G02F1/133
    • H04N5/06G09G5/008H04N5/126
    • 비디오 화소 클록 생성방법은 입력 펄스를 위상 고정 루프에 제공하여 목표 주파수보다 높은 주파수의 제 1 클록을 생성하는 단계, 소거 개수를 설정하는 단계 및 소거 개수에 따라 제 1 클록의 천이를 방지하여 목표 주파수에 상응하는 제 2 클록을 생성하는 단계를 포함한다. 비디오 화소 클록 생성장치는 위상 고정 루프에서 제 1 클록을 생성하고, 주파수 조절부에서 소거 개수에 따라 제 1 클록의 천이를 방지하여 목표 주파수에 상응하는 제 2 클록을 생성한다. 따라서, 분해능이 낮은 위상고정루프를 이용하여 효과적으로 정확한 비디오 화소 클록을 생성할 수 있다.
    • 一种视频像素时钟产生方法包括:向锁相环提供输入脉冲以产生高于目标频率的频率的第一时钟;设置擦除计数;以及根据擦除次数防止第一时钟的转变, 并产生对应于第二时钟的第二时钟。 视频像素时钟产生装置在锁相环中产生第一时钟并且根据频率调整器中的擦除计数来防止第一时钟的转变以产生与目标频率对应的第二时钟。 因此,通过使用低分辨率锁相环可以有效地生成精确的视频像素时钟。