会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明专利
    • 分数分周回路
    • 部分频率分段电路
    • JP2015019343A
    • 2015-01-29
    • JP2013158244
    • 2013-07-12
    • 邦彦 公山Kunihiko Kimiyama邦彦 公山
    • KIMIYAMA KUNIHIKO
    • H03K23/68H03K23/66
    • H03K23/68H03K21/10
    • 【課題】クロックエッジを偏りが少なく配置して、ジッタを小さくすることができる分数分周回路を提供する。【解決手段】分数分周回路10は、入力クロックを1/CTS分周するダウンカウンタ20と、入力クロックを1/CTSquo分周するダウンカウンタ51と、ダウンカウンタ51の出力に1クロックを加えるクロック追加回路52,53,54と、CTSquoの周期数を51のキャリーもしくはクロック追加回路の出力でカウントするアップカウンタ44と、CTSremをカウントするアップカウンタ46と、N/CTSremの整数倍とカウンタの値とが一致するか否かを判断する一致検出回路41とを備え、更に一致検出回路41によって一致が検出された場合、クロック追加回路52,53,54からの出力を出力クロックとして出力し、一致が検出されない場合、ダウンカウンタ51からの出力を出力クロックとして出力するセレクタ回路55とを備える。【選択図】図2
    • 要解决的问题:提供一种通过不均匀地布置时钟边缘来减少抖动的分数分频电路。解算:分数分频电路10包括:递减计数器20,用于将输入时钟的频率除以1 / CTS; 用于将输入时钟的频率除以1 / CTS的衰减计数器51; 时钟加法电路52,53,54,用于将一个时钟加到向下计数器51的输出端; 计数器44,用于根据递减计数器51的进位或时钟加法电路的输出来计数CTS周期数; CTSrem计数器45; 以及匹配检测电路41,用于确定N / CTSrem的整数倍是否与计数器值相匹配。 如果匹配检测电路41检测到匹配,另外还提供选择器电路55,用于输出来自时钟加法电路52,53,54的输出作为输出时钟,并将来自递减计数器51的输出作为输出时钟输出 如果没有检测到匹配。
    • 2. 发明专利
    • Fractional divider
    • JP5407087B1
    • 2014-02-05
    • JP2013158244
    • 2013-07-12
    • 邦彦 公山
    • 邦彦 公山
    • H03K23/66
    • H03K23/68H03K21/10
    • 【課題】クロックエッジを偏りが少なく配置して、ジッタを小さくすることができる分数分周回路を提供する。
      【解決手段】
      本発明の分数分周回路10は、CTS/Nの商をCTSquoとし、CTS/Nの余りをCTSremとした場合、入力クロックを1/CTS分周するダウンカウンタ20と、入力クロックを1/CTSquo分周するダウンカウンタ51と、ダウンカウンタ51の出力に1クロックを加えるクロック追加回路52,53,54と、CTSquoの周期数を51のキャリーもしくはクロック追加回路の出力でカウントするアップカウンタ44と、CTSremをカウントするアップカウンタ46と、N/CTSremの整数倍とカウンタの値とが一致するか否かを判断する一致検出回路41と、一致検出回路41によって一致が検出された場合、クロック追加回路52,53,54からの出力を出力クロックとして出力し、一致が検出されない場合、ダウンカウンタ51からの出力を出力クロックとして出力するセレクタ回路55とを備える。
      【選択図】図2
    • 4. 发明专利
    • Digital audio signal receiving circuit
    • 数字音频信号接收电路
    • JP2011166715A
    • 2011-08-25
    • JP2010037892
    • 2010-02-04
    • Kunihiko Kimiyama邦彦 公山
    • KIMIYAMA KUNIHIKO
    • H04B1/16
    • PROBLEM TO BE SOLVED: To provide a digital audio signal receiving circuit, wherein HDMI is one of multimedia interfaces transferring video/audio or the like, and an AES/EBU signal is used as one of formats of audio input in an HDMI transmitting circuit, however the AES/EBU signal is immune to duty variance caused by unbalancing a rising time and a falling time, thereby receiving a signal of a different sampling frequency. SOLUTION: Input data are sampled by a high-speed clock and decoded in accordance with a rising edge interval value, a falling edge interval value and a 2T interval value. COPYRIGHT: (C)2011,JPO&INPIT
    • 要解决的问题:提供一种数字音频信号接收电路,其中HDMI是传输视频/音频等的多媒体接口之一,并且AES / EBU信号被用作HDMI中的音频输入的格式之一 然而,AES / EBU信号对由上升时间和下降时间不平衡引起的占空比方式是免疫的,从而接收到不同采样频率的信号。

      解决方案:输入数据由高速时钟采样,并根据上升沿间隔值,下降沿间隔值和2T间隔值进行解码。 版权所有(C)2011,JPO&INPIT