会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 4. 发明授权
    • Data strobe synchronization circuit and method for double data rate, multi-bit writes
    • 数据选通同步电路和方法,用于双倍数据速率,多位写入
    • US07561477B2
    • 2009-07-14
    • US12077878
    • 2008-03-20
    • Christopher K. MorzanoWen Li
    • Christopher K. MorzanoWen Li
    • G11C7/10G11C8/00
    • G11C7/22G11C7/1066G11C7/1078G11C7/1087G11C7/1093G11C11/4076G11C11/4094
    • A data strobe synchronization circuit includes first and second logic circuits receiving global data strobe pulses and respective enable signal. A control circuit initially applies an enable signal to the first logic circuit so that the first logic circuit generates a first data strobe pulse responsive to each global data strobe pulse. The control circuit receives a write control signal. When the write control signal becomes active, the control circuit terminates the enable signal applied to the first logic circuit and applies an enable signal to the second logic circuit. The second logic circuit then generates a second data strobe pulse responsive to the next global data strobe pulse. The first and second data strobe pulses are used to latch a data signal in respective flip-flops. The data strobe pulses may latch the data signal in pairs of flip-flops on the leading and trailing edges of the data strobe pulses.
    • 数据选通同步电路包括接收全局数据选通脉冲的第一和第二逻辑电路和相应的使能信号。 控制电路首先向第一逻辑电路施加使能信号,使得第一逻辑电路响应于每个全局数据选通脉冲产生第一数据选通脉冲。 控制电路接收写入控制信号。 当写入控制信号变为有效时,控制电路终止施加到第一逻辑电路的使能信号并向第二逻辑电路施加使能信号。 然后,第二逻辑电路响应于下一个全局数据选通脉冲产生第二数据选通脉冲。 第一和第二数据选通脉冲用于锁存相应触发器中的数据信号。 数据选通脉冲可以在数据选通脉冲的前沿和后沿成对的触发器锁存数据信号。