基本信息:
- 专利标题: Micro thread memory
- 专利标题(中):微型螺纹存储器
- 申请号:JP2014095678 申请日:2014-05-07
- 公开(公告)号:JP2014160538A 公开(公告)日:2014-09-04
- 发明人: FREDERICK A WARE , CRAIG E HAMPEL , WAYNE S RICHARDSON , CHAD A , LAWRENCE LAI
- 申请人: Rambus Inc , ラムバス・インコーポレーテッド
- 专利权人: Rambus Inc,ラムバス・インコーポレーテッド
- 当前专利权人: Rambus Inc,ラムバス・インコーポレーテッド
- 优先权: US99840204 2004-11-29
- 主分类号: G11C11/401
- IPC分类号: G11C11/401
摘要:
PROBLEM TO BE SOLVED: To reduce data volume transferred by an arbitrary transaction, and to maintain a peak memory bandwidth of a device.SOLUTION: A micro thread memory device includes a plurality of memory banks. Each of the banks contains a plurality of rows of storage cells, and has access restriction since a minimum access time interval is required between continuous accesses to the given row of the storage cell. A transfer control circuit is provided to transfer first data volume between the plurality of memory banks and an external signal route, according to a first memory access request. The first data volume is smaller than a product of an external signal route bandwidth and the minimum access time interval.
摘要(中):
要解决的问题:减少任意交易传输的数据量,并保持设备的峰值存储带宽。解决方案:微线程存储器件包括多个存储器组。 每个存储体包含多行存储单元,并且具有访问限制,因为在对存储单元的给定行的连续访问之间需要最小访问时间间隔。 传送控制电路被提供以根据第一存储器访问请求在多个存储体之间传送第一数据量和外部信号路由。 第一数据量小于外部信号路由带宽和最小访问时间间隔的乘积。
公开/授权文献:
- JP6018118B2 マイクロスレッドメモリ 公开/授权日:2016-11-02
信息查询:
EspacenetIPC结构图谱:
G11C11/56 | 组优先于G11C11/02至G11C11/54中各组。 |
--G11C11/19 | .在谐振电路中应用非线性电抗器件的 |
----G11C11/26 | ..应用放电管的 |
------G11C11/40 | ...应用晶体管的 |
--------G11C11/401 | ....形成需要刷新或电荷再生的单元的,即,动态单元的 |