![5bit带符号位的同或与同或累加运算电路、CIM电路](/CN/2024/1/21/images/202410109635.jpg)
基本信息:
- 专利标题: 5bit带符号位的同或与同或累加运算电路、CIM电路
- 申请号:CN202410109635.9 申请日:2024-01-26
- 公开(公告)号:CN117636945B 公开(公告)日:2024-04-09
- 发明人: 彭春雨 , 刘筱彧 , 朱志国 , 张蓓蓓 , 赵强 , 卢文娟 , 蔺智挺 , 吴秀龙 , 陈军宁
- 申请人: 安徽大学 , 合肥市微电子研究院有限公司
- 申请人地址: 安徽省合肥市经济技术开发区九龙路111号;
- 专利权人: 安徽大学,合肥市微电子研究院有限公司
- 当前专利权人: 安徽大学,合肥市微电子研究院有限公司
- 当前专利权人地址: 安徽省合肥市经济技术开发区九龙路111号;
- 代理机构: 合肥市泽信专利代理事务所
- 代理人: 潘飞
- 主分类号: G11C11/407
- IPC分类号: G11C11/407 ; H03K19/21
摘要:
本发明属于集成电路领域,具体涉及一种5bit带符号位的同或与同或累加运算电路、CIM电路。其具有数据存储和逻辑运算功能,该电路包括8T‑SRAM单元,以及由N1~N6,P1、P2构成的计算单元;N1的漏极接输出位线IBL1,N1的源极接N3的漏极;N2的漏极接输出位线IBL2,N2的源极接N4的漏极;P1的源极接输出位线CBL1,P1的漏极接N5的漏极;P2的源极接输出位线CBL2,P2、N6的漏极相连;N1、N2、P1和P2的栅极接运算节点FO;N3和N5的栅极接输入信号线INH;N4和N6的栅极接输入信号线INL;N3~N6的源极接地;本发明可以大幅提高神经网络中同或运算的数据处理效率。
公开/授权文献:
- CN117636945A 5bit带符号位的同或与同或累加运算电路、CIM电路 公开/授权日:2024-03-01
IPC结构图谱:
G11C11/56 | 组优先于G11C11/02至G11C11/54中各组。 |
--G11C11/19 | .在谐振电路中应用非线性电抗器件的 |
----G11C11/26 | ..应用放电管的 |
------G11C11/40 | ...应用晶体管的 |
--------G11C11/401 | ....形成需要刷新或电荷再生的单元的,即,动态单元的 |
----------G11C11/4063 | .....辅助电路,例如,用于寻址、译码、驱动、写、读出或定时的 |
------------G11C11/407 | ......用于场效应型存储单元的 |