
基本信息:
- 专利标题: 用于在功率选通事件之后恢复数据阵列的多核编程装置和方法
- 申请号:CN201480062553.8 申请日:2014-12-12
- 公开(公告)号:CN105849812B 公开(公告)日:2019-02-12
- 发明人: 亨利.G.葛兰 , 弟尼斯.K.詹 , 史蒂芬.嘉斯金斯
- 申请人: 上海兆芯集成电路有限公司
- 申请人地址: 上海市张江高科技园区金科路2537号301室
- 专利权人: 上海兆芯集成电路有限公司
- 当前专利权人: 上海兆芯集成电路股份有限公司
- 当前专利权人地址: 201203 上海市浦东新区张江高科技园区金科路2537号301室
- 代理机构: 北京市柳沈律师事务所
- 代理人: 钱大勇
- 优先权: 14/285,412 2014.05.22 US
- 国际申请: PCT/IB2014/003259 2014.12.12
- 国际公布: WO2015/177595 EN 2015.11.26
- 进入国家日期: 2016-05-16
- 主分类号: G11C17/00
- IPC分类号: G11C17/00
摘要:
提供了一种包括设备编程器和多个核心的装置。设备编程器利用压缩的数据来编程熔丝阵列。多个核心中的每一个在上电/重置之后访问熔丝阵列,以读取和解压缩压缩的数据,并且在耦合到多个核心中的每一个的存储装置中存储用于在多个核心中的每一个内的一个或者多个高速缓存存储器的解压缩的数据集合。多个核心中的每一个具有重置逻辑和睡眠逻辑。重置逻辑在上电/重置之后采用解压缩的数据集合来初始化一个或者多个高速缓存存储器。睡眠逻辑在功率选通事件之后确定功率被恢复,并且随后访问存储装置以检索和采用解压缩的数据集合,来在功率选通事件之后初始化一个或者多个高速缓存。
公开/授权文献:
- CN105849812A 用于在功率选通事件之后恢复数据阵列的多核编程装置和方法 公开/授权日:2016-08-10