会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 3. 发明申请
    • OUTPUT BUFFER CIRCUIT
    • 输出缓冲电路
    • WO1998021859A2
    • 1998-05-22
    • PCT/EP1997006280
    • 1997-11-11
    • TELEFONAKTIEBOLAGET LM ERICSSON (publ)HEDBERG, Mats
    • TELEFONAKTIEBOLAGET LM ERICSSON (publ)
    • H04L25/02
    • H04L25/0278H03K19/018557H04L25/0272H04L25/028
    • An output buffer circuit for driving a transmission line (7) in accordance with data to be transmitted, comprises a switch stage (1) having an input port (1H, 1L), an output port (OP, ON, OUT) for connection to said transmission line (7) and a control terminal (4). The switch stage comprises switches adapted for connecting the output port with the input port in accordance with a digital input signal (IN). Impedance means (15, 16) are connected to said switch stage (1) and have an impedance control input (C1, C2) for adjusting their impedance in accordance with a control signal. Means are provided for controlling the output impedance of the output port by means of adjusting the impedance of the impedance means (15, 16). A selector circuit (2) selectively connects the output port with a detection input of said controlling means (3), said selector circuit (2) being connected to receive a selection control signal having a fixed timing relationship with said digital input signal.
    • 根据要发送的数据驱动传输线(7)的输出缓冲电路包括具有输入端口(1H,1L),输出端口(OP,ON,OUT)的开关级(1),用于连接到 所述传输线(7)和控制终端(4)。 开关级包括适于根据数字输入信号(IN)将输出端口与输入端口连接的开关。 阻抗装置(15,16)连接到所述开关级(1),并具有用于根据控制信号调整其阻抗的阻抗控制输入(C1,C2)。 提供了用于通过调整阻抗装置(15,16)的阻抗来控制输出端口的输出阻抗的装置。 选择器电路(2)选择性地将输出端口与所述控制装置(3)的检测输入端连接,所述选择器电路(2)被连接以接收与所述数字输入信号具有固定定时关系的选择控制信号。
    • 5. 发明申请
    • IO DRIVER IMPEDANCE CALIBRATION
    • IO驱动阻抗校准
    • WO2013179088A1
    • 2013-12-05
    • PCT/IB2012/052696
    • 2012-05-30
    • FREESCALE SEMICONDUCTOR, INC.PRIEL, MichaelKUZMIN, DanSOFER, Sergey
    • PRIEL, MichaelKUZMIN, DanSOFER, Sergey
    • H03K17/16H03K19/0185
    • H03K19/018557G11C7/04G11C7/1048G11C11/4096G11C29/022G11C29/028G11C2207/2254H03K17/16H03K19/0005
    • An IO driver for an integrated circuit (200, 300) and a method for calibrating such an IO driver are provided. The IO driver comprises a plurality of IO driver cells (202), a plurality of IO partial driver cells (207) and an external resistor (103). The IO driver cells (202) control IO operations for a corresponding plurality of data channels of the integrated circuit (200, 300). The IO partial driver cells (207) are coupled to respective cells (202) of the plurality of IO driver cells (202). The external resistor (103) provides a reference impedance. The reference partial driver cell (204) is coupled to the external resistor (103) and is arranged to determine the reference impedance and to provide information depending on the reference impedance to the IO partial driver cells (207). The IO partial driver cells (207) are arranged to calibrate the respective IO driver cells (202) based on the provided information.
    • 提供了用于集成电路(200,300)的IO驱动器和用于校准这种IO驱动器的方法。 IO驱动器包括多个IO驱动器单元(202),多个IO部分驱动单元(207)和外部电阻(103)。 IO驱动器单元(202)控制集成电路(200,300)的相应多个数据通道的IO操作。 IO部分驱动单元(207)耦合到多个IO驱动器单元(202)中的相应单元(202)。 外部电阻器(103)提供参考阻抗。 参考部分驱动器单元(204)耦合到外部电阻器(103),并且被布置成确定参考阻抗并且根据对IO部分驱动器单元(207)的参考阻抗提供信息。 IO部分驱动单元(207)被布置成基于所提供的信息来校准相应的IO驱动单元(202)。
    • 7. 发明申请
    • 送信装置および通信システム
    • 传输装置和通信系统
    • WO2015198804A1
    • 2015-12-30
    • PCT/JP2015/065841
    • 2015-06-02
    • ソニー株式会社
    • 西野 理市
    • H03K19/0175H04L25/02
    • H04N5/374H03K17/063H03K19/018507H03K19/018557H03K19/018585H04B1/04H04L25/02H04N5/3698H04N5/378
    •  本開示の送信装置は、第1の電源電圧が供給されたドレインと、出力端子に導かれたソースと、ゲートとを有する第1のトランジスタと、出力端子に導かれたドレインと、接地されたソースと、ゲートを有する第2のトランジスタとを含むドライバと、第1の電源電圧と正の相関がある第2の電源電圧が供給され、第1のトランジスタのゲートを駆動する第1のプリドライバと、第3の電源電圧が供給され、第2のトランジスタのゲートを駆動する第2のプリドライバと、第1の電源電圧、第2の電源電圧、および第3の電源電圧を生成する電源電圧生成部とを備える。
    • 本公开的发送装置包括驱动器,第一预驱动器,第二预驱动器和电源电压生成单元。 驱动器包括:第一晶体管,具有供给第一电源电压的漏极,连接到输出端子的源极和栅极; 以及第二晶体管,其漏极连接到输出端子,源极接地和栅极。 提供与第一电源电压正相关的第二电源电压的第一预驱动器驱动第一晶体管的栅极。 提供第三电源电压的第二预驱动器驱动第二晶体管的栅极。 电源电压产生单元产生第一,第二和第三电源电压。
    • 9. 发明申请
    • CIRCUIT AND METHOD FOR POWER MANAGEMENT
    • 电源管理电路和方法
    • WO2007149517A3
    • 2008-09-04
    • PCT/US2007014438
    • 2007-06-21
    • SKYWORKS SOLUTIONS INCZHAO BIN
    • ZHAO BIN
    • G06F1/26H03K17/00H03K19/003
    • H03K19/018557H03K17/063H03K17/102H03K17/687
    • A semiconductor network (320) is interposed between first and second multiple-port Interfaces (310, 330) each having high-voltage, intermediate-voltage and ground ports to form a switch assembly The assembly includes a primary switch circuit (342), a support network (344), internal and external-port circuits (343, 345) and internal and external-port control circuits (346, 348) The primary switch circuit (342) is coupled to high-voltage ports of the multiple-port interfaces and to the support network (344) The internal and external-port circuits (343, 345) are coupled to intermediate-voltage ports of the multiple-port interfaces, the internal and external-port control circuits (346, 348) and the support network (344) The internal-port control circuit (346) is coupled to the internal-port circuit (343), the support network (344) and a ground port of a first multiple-port interface The external-port control circuit (348) is coupled to the external-port circuit (345), the support network (344) and a ground port of the second multiple-port interface The assembly has a low-leakage current in both open and closed states when exposed to a range of high voltages.
    • 半导体网络(320)被插入在具有高电压,中间电压和接地端口的第一和第二多端口接口(310,330)之间以形成开关组件。该组件包括初级开关电路(342) 支持网络(344),内部和外部端口电路(343,345)以及内部和外部端口控制电路(346,348)。主开关电路(342)耦合到多端口接口的高电压端口 和支持网络(344)内部和外部端口电路(343,345)耦合到多端口接口的中压端口,内部和外部端口控制电路(346,348)和支撑 网络(344)内部端口控制电路(346)耦合到内部端口电路(343),支持网络(344)和第一多端口接口的接地端口外部端口控制电路(348 )耦合到外部端口电路(345),支持网络 344)和第二多端口接口的接地端口当暴露于一定范围的高电压时,该组件在打开和关闭状态下都具有低漏电流。
    • 10. 发明申请
    • 駆動装置
    • 驱动装置
    • WO2006043391A1
    • 2006-04-27
    • PCT/JP2005/017309
    • 2005-09-20
    • サンケン電気株式会社岩渕 昭夫古越 隆一京野 羊一
    • 岩渕 昭夫古越 隆一京野 羊一
    • H02M1/08H02M7/5387
    • H03K19/018557H02M1/08H02M7/538H03K17/162H03K17/6871
    •  第1の抵抗(13)と第3の抵抗(15)の接続点(17)、第3の抵抗(15)と第1の制御用MOSFET(8)との接続点(18)、第2の抵抗(14)と第4の抵抗(16)との接続点(19)及び第4の抵抗(16)と第2の制御用MOSFET(9)との接続点(20)の電位差に応じて、駆動装置の電位状態検出回路(29)は、ドライブ回路(30)に信号を付与し、ドライブ回路(30)は、第1の直列回路(11)及び第2の直列回路(12)の電位に基づいて第1のMOSFET(1)の制御端子に駆動信号を付与して、負荷(4)に電力を供給する。そのとき、第1の抵抗(13)、第2の抵抗(14)、第3の抵抗(15)及び第4の抵抗(16)の抵抗値を適宜に設定すると、急峻な電位上昇により招来する異常信号又はノイズが発生しても、電位状態検出回路(29)は、各接続点(17~20)の電位を検出して確実に出力を発生し、ドライブ回路(30)の誤動作を防止することができる。
    • 根据第一电阻(13)的连接点(17)和第三电阻(15)的电位之间的差异,驱动装置的电位状态检测电路(29)向驱动电路(30)提供信号, ,第三电阻(15)的连接点(18)和第一控制MOSFET(8),第二电阻(14)和第四电阻(16)的连接点(19)和连接点(20) )和第二控制MOSFET(9)。 驱动电路(30)基于第一串联电路(11)和第二串联电路(12)的电位向第一MOSFET(1)的控制端提供驱动信号,并将负载(4)提供给 功率。 此时,即使适当地设定第一电阻(13),第二电阻(14),第三电阻(15)和第四电阻(16)的电阻值,即使由于快速产生异常信号或噪声 潜在状态检测电路(29)检测每个连接点(17-20)的电位,肯定产生输出,并防止驱动电路(30)的故障。