会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 4. 发明专利
    • 效能特徵監測電路及方法
    • 性能特征监测电路及方法
    • TW201403619A
    • 2014-01-16
    • TW102119803
    • 2013-06-04
    • ARM股份有限公司ARM LIMITED
    • 德威凡迪山迪普DWIVEDI, SANDEEP侯德班提那HOLD, BETINA
    • G11C7/00G11C7/12G11C7/24
    • G01R31/31718G01R31/31725G11C7/08G11C7/12G11C7/22G11C29/023G11C29/028G11C2029/0409
    • 本發明揭示一種效能特徵監測電路系統,該效能特徵監測電路系統用於佈建於一裝置中,以便在效能特徵取決於該裝置之元件的一或多個物理性質的情境中產生指示該等元件的效能特徵之輸出信號。監測電路系統包含第一延遲電路系統,該第一延遲電路系統提供第一延遲路徑,其中經由該第一延遲路徑傳輸資料值招致第一延遲,該第一延遲取決於效能特徵而變化。該監測電路系統亦包括參考延遲電路系統以提供參考延遲路徑,其中經由參考延遲路徑傳輸資料值招致參考延遲。然而,與第一延遲電路系統相比,參考延遲電路系統包含經配置以在參考延遲路徑上提供電容性負載以便對參考延遲產生自我補償效應之元件,該自我補償效應使得參考延遲較之於第一延遲對效能特徵之變化較不敏感。接著使用比較電路系統來取決於第一延遲與參考延遲之比較而產生監測電路系統之輸出信號。已發現此形式之監測電路系統提供用於監測效能特徵之低面積及低成本解決方案,且亦易於跨越不同處理技術進行擴充。
    • 本发明揭示一种性能特征监测电路系统,该性能特征监测电路系统用于布建于一设备中,以便在性能特征取决于该设备之组件的一或多个物理性质的情境中产生指示该等组件的性能特征之输出信号。监测电路系统包含第一延迟电路系统,该第一延迟电路系统提供第一延迟路径,其中经由该第一延迟路径传输数据值招致第一延迟,该第一延迟取决于性能特征而变化。该监测电路系统亦包括参考延迟电路系统以提供参考延迟路径,其中经由参考延迟路径传输数据值招致参考延迟。然而,与第一延迟电路系统相比,参考延迟电路系统包含经配置以在参考延迟路径上提供电容性负载以便对参考延迟产生自我补偿效应之组件,该自我补偿效应使得参考延迟较之于第一延迟对性能特征之变化较不敏感。接着使用比较电路系统来取决于第一延迟与参考延迟之比较而产生监测电路系统之输出信号。已发现此形式之监测电路系统提供用于监测性能特征之低面积及低成本解决方案,且亦易于跨越不同处理技术进行扩充。
    • 5. 发明专利
    • 積體電路內之工作週期校正
    • 集成电路内之工作周期校正
    • TW201404045A
    • 2014-01-16
    • TW102116078
    • 2013-05-06
    • ARM股份有限公司ARM LIMITED
    • 德威凡迪山迪普DWIVEDI, SANDEEP佛魯谷木尼斯瓦拉雷迪VORUGU, MUNISWARA REDDY庫瑪尼德西KUMAR, NIDHIR
    • H03K5/26H03K5/19
    • H03K5/1565
    • 一種利用具有工作週期之數位訊號操作之積體電路2。工作週期校正電路26、28、30在數位校正值之控制下操作,該等數位校正值將數位訊號之工作週期調整至目標工作週期。週期性地,對來自工作週期校正電路26、28、30之工作週期輸出進行偵測以決定該工作週期是否已漂移至工作週期之臨限值範圍以外,且在必要時改變數位校正值以使工作週期返回於臨限值範圍內。工作週期校正電路26、28、30採用共模邏輯級44、46及輔助電流路徑48,該輔助電流路徑48之阻抗係由數位校正值控制。輔助電流路徑48在共模邏輯級44內應用偏移電壓,該偏移電壓調整數位訊號之工作週期,該數位訊號由經由共模邏輯級44傳播之差動訊號表示。
    • 一种利用具有工作周期之数码信号操作之集成电路2。工作周期校正电路26、28、30在数码校正值之控制下操作,该等数码校正值将数码信号之工作周期调整至目标工作周期。周期性地,对来自工作周期校正电路26、28、30之工作周期输出进行侦测以决定该工作周期是否已漂移至工作周期之临限值范围以外,且在必要时改变量位校正值以使工作周期返回于临限值范围内。工作周期校正电路26、28、30采用共模逻辑级44、46及辅助电流路径48,该辅助电流路径48之阻抗系由数码校正值控制。辅助电流路径48在共模逻辑级44内应用偏移电压,该偏移电压调整数码信号之工作周期,该数码信号由经由共模逻辑级44传播之差动信号表示。
    • 6. 发明专利
    • 具有高度輸入電壓防護的接收器電路 RECEIVER CIRCUIT WITH HIGH INPUT VOLTAGE PROTECTION
    • 具有高度输入电压防护的接收器电路 RECEIVER CIRCUIT WITH HIGH INPUT VOLTAGE PROTECTION
    • TW201223153A
    • 2012-06-01
    • TW100129098
    • 2011-08-15
    • ARM股份有限公司
    • 德威凡迪山迪普庫瑪尼德西舍挐庫史瑞德哈
    • H03K
    • H03K19/00315H03K19/018571
    • 茲揭示積體電路2,包含:接收器電路4,用以接收輸入信號PAD及將此輸入信號轉換為輸出信號OUT。導通路徑電路系統14將輸入10耦合至第一節點16。緩衝器電路系統18耦合於第一節點16及輸出端12之間,該輸出端12帶有輸出信號OUT。導通路徑電路系統包含:連接於輸入端10及第一節點16之間之第一PMOS電晶體24及第二PMOS電晶體26。第一NMOS電晶體28連接於輸入端10及第一節點16之間。第二PMOS電晶體26之閘極耦合至輸出端12,以直接接收輸出信號,從而在輸入電壓上升超過一定準位而切換緩衝器電路系統18時,迅速使節點16之充電中斷。
    • 兹揭示集成电路2,包含:接收器电路4,用以接收输入信号PAD及将此输入信号转换为输出信号OUT。导通路径电路系统14将输入10耦合至第一节点16。缓冲器电路系统18耦合于第一节点16及输出端12之间,该输出端12带有输出信号OUT。导通路径电路系统包含:连接于输入端10及第一节点16之间之第一PMOS晶体管24及第二PMOS晶体管26。第一NMOS晶体管28连接于输入端10及第一节点16之间。第二PMOS晶体管26之闸极耦合至输出端12,以直接接收输出信号,从而在输入电压上升超过一定准位而切换缓冲器电路系统18时,迅速使节点16之充电中断。
    • 7. 发明专利
    • 低電壓差動訊號驅動器 A LOW VOLTAGE DIFFERENTIAL SIGNALLING DRIVER
    • 低电压差动信号驱动器 A LOW VOLTAGE DIFFERENTIAL SIGNALLING DRIVER
    • TW201041308A
    • 2010-11-16
    • TW099105719
    • 2010-02-26
    • ARM股份有限公司
    • 庫瑪尼德西德威凡迪山迪普巴布提帕那哈里
    • H03K
    • H03K19/018528H04L25/0272
    • 本發明提供一低電壓差動訊號驅動器,其中一第一輸出節點以及一第二輸出節點提供一差動訊號。第一差動導向切換電路係隨著一差動輸入訊號而被切換以選擇性地將該第一輸出節點經由一電流源連接至一電壓供應,而第二差動導向電路係隨著該差動輸入訊號之一反相版本而被切換以連接該第二輸出節點經由該電流源至該電壓供應。本發明提供迴轉控制電路,其係用於在該差動輸入之極性變遷過程中建立該電流源的一放電路徑,因而維持該輸出訊號於該第一輸出節點及第二輸出節點的一對稱迴轉率。
    • 本发明提供一低电压差动信号驱动器,其中一第一输出节点以及一第二输出节点提供一差动信号。第一差动导向切换电路系随着一差动输入信号而被切换以选择性地将该第一输出节点经由一电流源连接至一电压供应,而第二差动导向电路系随着该差动输入信号之一反相版本而被切换以连接该第二输出节点经由该电流源至该电压供应。本发明提供掉头控制电路,其系用于在该差动输入之极性变迁过程中创建该电流源的一放电路径,因而维持该输出信号于该第一输出节点及第二输出节点的一对称掉头率。