会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 33. 发明专利
    • 投射型顯示裝置及顯示裝置和其驅動方法
    • 投射型显示设备及显示设备和其驱动方法
    • TW200300848A
    • 2003-06-16
    • TW091135574
    • 2002-12-09
    • 精工愛普生股份有限公司 SEIKO EPSON CORPORATOIN
    • 吉田昇平
    • G02BG02F
    • G03B21/005
    • 本發明之目的是提供可以使燈之光輸出強度不予以變化而變化朝向光調製機構的射入光量,並且可以發揮在影像表現力或對使用環境的順應性為優良效果的投射型顯示裝置,具備有照明裝置,和調製自照明裝置所射出之光的液晶光閥,和投射藉由液晶光閥所調製之光的投射透鏡,照明裝置是具備有光源,和將自光源所射入之光的光照度分布予以均勻化的弗利司目鏡,和被設置在自光源所射出之光的光軸上,用以調節來自光源之射出光量的調光用液晶元件,藉由根據來自外部之資訊而將調光用液晶元件予以時間分割驅動,則可調節自照明裝置所射出之時間單位的光量。
    • 本发明之目的是提供可以使灯之光输出强度不予以变化而变化朝向光调制机构的射入光量,并且可以发挥在影像表现力或对使用环境的顺应性为优良效果的投射型显示设备,具备有照明设备,和调制自照明设备所射出之光的液晶光阀,和投射借由液晶光阀所调制之光的投射透镜,照明设备是具备有光源,和将自光源所射入之光的光照度分布予以均匀化的弗利司目镜,和被设置在自光源所射出之光的光轴上,用以调节来自光源之射出光量的调光用液芯片件,借由根据来自外部之信息而将调光用液芯片件予以时间分割驱动,则可调节自照明设备所射出之时间单位的光量。
    • 34. 发明专利
    • 顯示驅動電路,顯示面板,顯示裝置及顯示驅動方法
    • 显示驱动电路,显示皮肤,显示设备及显示驱动方法
    • TW200303005A
    • 2003-08-16
    • TW092100796
    • 2003-01-15
    • 精工愛普生股份有限公司 SEIKO EPSON CORPORATOIN
    • 森田晶
    • G09G
    • G09G3/2011G09G3/3233G09G3/325G09G3/3688G09G3/3696G09G2300/0842G09G2310/0248G09G2310/0251G09G2310/027G09G2320/0276
    • 為提供一種藉削減固定性流通之電流,可圖低消耗電力化之顯示驅動電路,顯示面板,顯示裝置及顯示驅動方法。信號驅動IC(廣義是顯示驅動電路)30含有使用色調資料以驅動信號電極之信號電極驅動電路62。信號電極驅動電路62含有預充電電路70、DAC電路72、驅動電壓調整電路74。預充電電路70在一水平掃描期間之初始期間的第一階段,將信號電極連接之輸出電極Vout設定於預充電電壓。且在第一階段其次之第二階段,由DAC電路72將輸出電極Vout設定於根據色調資料之基準電壓。又在第二階段其次之第三階段,驅動電壓調整電路74使用該色調資料以調整輸出電極Vout之電壓。
    • 为提供一种藉削减固定性流通之电流,可图低消耗电力化之显示驱动电路,显示皮肤,显示设备及显示驱动方法。信号驱动IC(广义是显示驱动电路)30含有使用色调数据以驱动信号电极之信号电极驱动电路62。信号电极驱动电路62含有预充电电路70、DAC电路72、驱动电压调整电路74。预充电电路70在一水平扫描期间之初始期间的第一阶段,将信号电极连接之输出电极Vout设置于预充电电压。且在第一阶段其次之第二阶段,由DAC电路72将输出电极Vout设置于根据色调数据之基准电压。又在第二阶段其次之第三阶段,驱动电压调整电路74使用该色调数据以调整输出电极Vout之电压。
    • 35. 发明专利
    • 基準電壓產生電路、顯示驅動電路、顯示裝置及基準電壓產生方法
    • 基准电压产生电路、显示驱动电路、显示设备及基准电压产生方法
    • TW200302997A
    • 2003-08-16
    • TW092100805
    • 2003-01-15
    • 精工愛普生股份有限公司 SEIKO EPSON CORPORATOIN
    • 森田晶
    • G09G
    • G09G3/2011G09G3/325G09G3/3688G09G2300/0842G09G2300/0861G09G2310/027G09G2320/0276
    • 提供可在不會擴大電路規模之情形下,泛用於各種顯示裝置之基準電壓產生電路、顯示驅動電路、顯示裝置、及基準電壓產生方法。基準電壓產生電路48含有第1~第3梯形電阻電路70、72、74。第1梯形電阻電路70至少含有一個其兩端之電阻值為可變之可變電阻電路,並輸出複數值之基準電壓。第2梯形電阻電路72串聯著電阻值為固定之複數電阻電路,輸出複數之基準電壓。第3梯形電阻電路74至少含有一個其兩端之電阻值為可變之可變電阻電路,並輸出複數值之基準電壓。第1~第3梯形電阻電路70、72、74係串聯於第1及第2電源線間。第1及第3梯形電阻電路含有之可變電阻電路的電阻值,會依據來自特定之命令又外部輸入端子的可變控制信號執行可變控制。
    • 提供可在不会扩大电路规模之情形下,泛用于各种显示设备之基准电压产生电路、显示驱动电路、显示设备、及基准电压产生方法。基准电压产生电路48含有第1~第3梯形电阻电路70、72、74。第1梯形电阻电路70至少含有一个其两端之电阻值为可变之可变电阻电路,并输出复数值之基准电压。第2梯形电阻电路72串联着电阻值为固定之复数电阻电路,输出复数之基准电压。第3梯形电阻电路74至少含有一个其两端之电阻值为可变之可变电阻电路,并输出复数值之基准电压。第1~第3梯形电阻电路70、72、74系串联于第1及第2电源线间。第1及第3梯形电阻电路含有之可变电阻电路的电阻值,会依据来自特定之命令又外部输入端子的可变控制信号运行可变控制。
    • 36. 发明专利
    • 基準電壓產生電路,顯示驅動電路,顯示裝置及基準電壓產生方法
    • 基准电压产生电路,显示驱动电路,显示设备及基准电压产生方法
    • TW200302959A
    • 2003-08-16
    • TW092100811
    • 2003-01-15
    • 精工愛普生股份有限公司 SEIKO EPSON CORPORATOIN
    • 森田晶
    • G05FH04N
    • G09G3/2011G09G3/3283G09G3/3291G09G3/3688G09G3/3696G09G2300/0842G09G2310/0248G09G2310/027G09G2320/0276G09G2330/028
    • 提供可以確保驅動所需之充電時間,並可藉由使用於伽瑪(γ)修正之梯式電阻而縮小消耗電流之基準電壓產生電路、顯示驅動電路、顯示裝置及基準電壓產生方法。基準電壓產生電路48是藉由被連接於供給高電位側之電源電壓(第1電源電壓)V0的第1電源線,和低電位側之電源電壓(第2電源電壓)VSS之第2電源線之間的梯式電阻電路,而輸出多值之基準電壓V0~VY。梯式電阻電路是串聯被連接有多數電阻電路。基準電壓產生電路48之第1阻抗可變電路70是使第1電源線和第j(j為整數)之分割節點之間的第1阻抗值(電阻值)予以變化。基準電壓產生電路48之第2阻抗可變電路72是使第k(1≦j≦k≦j,k為整數)之分割節點和第2電源線之電阻值(電阻值)予以變化。
    • 提供可以确保驱动所需之充电时间,并可借由使用于伽玛(γ)修正之梯式电阻而缩小消耗电流之基准电压产生电路、显示驱动电路、显示设备及基准电压产生方法。基准电压产生电路48是借由被连接于供给高电位侧之电源电压(第1电源电压)V0的第1电源线,和低电位侧之电源电压(第2电源电压)VSS之第2电源线之间的梯式电阻电路,而输出多值之基准电压V0~VY。梯式电阻电路是串联被连接有多数电阻电路。基准电压产生电路48之第1阻抗可变电路70是使第1电源线和第j(j为整数)之分割节点之间的第1阻抗值(电阻值)予以变化。基准电压产生电路48之第2阻抗可变电路72是使第k(1≦j≦k≦j,k为整数)之分割节点和第2电源线之电阻值(电阻值)予以变化。
    • 39. 发明专利
    • 多相時脈處理電路及時脈倍頻電路
    • 多相时脉处理电路及时脉倍频电路
    • TW200301417A
    • 2003-07-01
    • TW091136710
    • 2002-12-19
    • 精工愛普生股份有限公司 SEIKO EPSON CORPORATOIN
    • 神崎實
    • G06F
    • G06F7/68H03K3/0322H03K5/133H03K5/15013H03K2005/00039H03K2005/00208
    • 本發明的課題是在於由多相時脈來直接產生倍頻時脈。其解決手段是在電路區塊BL1中,在高位準電位HL與輸出端子U1之間串聯PMOS電晶體P1與PMOS電晶體P1’,且在低位準電位LL與輸出端子U1之間串聯NMOS電晶體N1與NMOS電晶體N1’,在PMOS電晶體P1的閘極中輸入時脈訊號Ck1的反相訊號Ck1B,且在PMOS電晶體P1’的閘極中,經由反相器IV1來輸入時脈訊號Ck1的反相訊號Ck1B,在NMOS電晶體N1的閘極中輸入時脈訊號Ck2,且在NMOS電晶體N1’的閘極中,經由反相器IV2來輸入時脈訊號Ck2。
    • 本发明的课题是在于由多相时脉来直接产生倍频时脉。其解决手段是在电路区块BL1中,在高位准电位HL与输出端子U1之间串联PMOS晶体管P1与PMOS晶体管P1’,且在低位准电位LL与输出端子U1之间串联NMOS晶体管N1与NMOS晶体管N1’,在PMOS晶体管P1的闸极中输入时脉信号Ck1的反相信号Ck1B,且在PMOS晶体管P1’的闸极中,经由反相器IV1来输入时脉信号Ck1的反相信号Ck1B,在NMOS晶体管N1的闸极中输入时脉信号Ck2,且在NMOS晶体管N1’的闸极中,经由反相器IV2来输入时脉信号Ck2。
    • 40. 发明专利
    • 光電裝置用基板及該製造方法、光電裝置以及電子機器
    • 光电设备用基板及该制造方法、光电设备以及电子机器
    • TW200301382A
    • 2003-07-01
    • TW091134833
    • 2002-11-29
    • 精工愛普生股份有限公司 SEIKO EPSON CORPORATOIN
    • 小田切賴廣瀧澤圭二中野智之金子英樹田中千浩
    • G02F
    • G02F1/133371G02F1/133345G02F1/133555G09G2300/0456
    • 本發明之課題係在半透射(半透明)反射型之光電(電光學)裝置,例如在液晶裝置,不會使反射型顯示之影像顯示的亮度降低之下,予以增進透射型顯示的透射光利用效率者。為此,本發明之解決手段係以圖4為參考,具備有:透光性之母材11;形成於母材11上且具有反射部12r及較其高透射率之透射部12a的反射層12;重疊於反射層12來形成於母材11上而具有凹陷25a於對於投射部12a成平面性重疊的位置之透光層25;及重疊於透光層25來形成於母材11上且進入於凹陷來形成凹部10a的配向(定向)膜17之液晶裝置用基板10,亦就是光電(電光學)裝置用基板。而對應於凹部10a的液晶層42之厚度”b”係成為較其他液晶層42的厚度”a”更厚。
    • 本发明之课题系在半透射(半透明)反射型之光电(电光学)设备,例如在液晶设备,不会使反射型显示之影像显示的亮度降低之下,予以增进透射型显示的透射光利用效率者。为此,本发明之解决手段系以图4为参考,具备有:透光性之母材11;形成于母材11上且具有反射部12r及较其高透射率之透射部12a的反射层12;重叠于反射层12来形成于母材11上而具有凹陷25a于对于投射部12a成平面性重叠的位置之透光层25;及重叠于透光层25来形成于母材11上且进入于凹陷来形成凹部10a的配向(定向)膜17之液晶设备用基板10,亦就是光电(电光学)设备用基板。而对应于凹部10a的液晶层42之厚度”b”系成为较其他液晶层42的厚度”a”更厚。