会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 21. 发明专利
    • 資訊處理裝置及資訊處理方法
    • 信息处理设备及信息处理方法
    • TW389879B
    • 2000-05-11
    • TW087104313
    • 1998-03-23
    • 新力電腦娛樂股份有限公司
    • 鈴置雅一
    • G06T
    • G06F9/5027G06F9/5038G06F2209/5021G06F2209/509G06T1/20
    • 在資訊處理裝置中,將優先次序指定予許多中央處理單元(CPUs)而此等CPUs以優先次序為基礎,轉移其繪圖指令的各自顯示表列至繪圖單元。使用此種計劃,當一個主CPU(幾何學子系統O)正創造一個顯示表列(表列#O-l)而該繪圖單元(描繪系統)係呈閒置狀態時,則將造成接達至繪圖單元之權利移交至從屬CP U(幾何學子系統l),使該從屬CPU能供應藉以所創造之顯示表列(表列l-l)(如有)至繪圖單元。接收該顯示表列(表列#l-l),該繪圖單元依照表列#l-l而開始繪圖處理。當主CPU完成創造顯示表列(表列#O-l)時,從屬CPU歸還造成接達至繪圖單元之權利給主CPU,而使主CPU能供應表列#Ol-至繪圖單元。接收該顯示表列(表列#O-l),繪圖單元依照表列#O-l而開始繪圖處理。其後,當主CPU正創造顯示表列而繪圖單元係呈閒置狀態時,將造成接達至繪圖單元之權利移交給從屬CPU(幾何學子系統l),使從屬CPU能以相同方式供應藉以所創造之另外顯示表列(如有)至繪圖單元。
    • 在信息处理设备中,将优先次序指定予许多中央处理单元(CPUs)而此等CPUs以优先次序为基础,转移其绘图指令的各自显示表列至绘图单元。使用此种计划,当一个主CPU(几何学子系统O)正创造一个显示表列(表列#O-l)而该绘图单元(描绘系统)系呈闲置状态时,则将造成接达至绘图单元之权利移交至从属CP U(几何学子系统l),使该从属CPU能供应借以所创造之显示表列(表列l-l)(如有)至绘图单元。接收该显示表列(表列#l-l),该绘图单元依照表列#l-l而开始绘图处理。当主CPU完成创造显示表列(表列#O-l)时,从属CPU归还造成接达至绘图单元之权利给主CPU,而使主CPU能供应表列#Ol-至绘图单元。接收该显示表列(表列#O-l),绘图单元依照表列#O-l而开始绘图处理。其后,当主CPU正创造显示表列而绘图单元系呈闲置状态时,将造成接达至绘图单元之权利移交给从属CPU(几何学子系统l),使从属CPU能以相同方式供应借以所创造之另外显示表列(如有)至绘图单元。
    • 27. 发明专利
    • 分散式計算架構
    • 分佈式计算架构
    • TW201303613A
    • 2013-01-16
    • TW101111851
    • 2012-04-03
    • 微軟公司MICROSOFT CORPORATION
    • 甘漢尼瑞吉里希古瑪GANDHI, NIRAJ GIRISHKUMAR范海寧肯尼士VAN HYNING, KENNETH劉勁浩LIU, JINGHAO拉森凱爾艾倫LARSEN, KYLE ALLEN
    • G06F15/16G06F9/50G06F9/455
    • G06F9/5027G06F11/3433G06F11/3457G06F2201/81G06F2201/815G06F2209/5022G06F2209/509
    • 實施例係針對將來自降低效能之電腦系統之處理工作分散至至少一個其他電腦系統、在一個電腦系統處處理自降低效能之電腦系統接收之分散式工作,及建立用於測試分散式計算架構功能性之模擬環境。在實施例中,降低效能之電腦系統監視計算工作以決定每一工作之處理資源使用位準。計算工作為軟體應用程式之部分,該軟體應用程式在降低效能之電腦系統上執行。降低效能之電腦系統決定受監視之工作中之一者正使用超過指定臨限位準之處理資源。降低效能之電腦系統將工作發送至另一電腦系統,該另一電腦系統接收、處理及返回工作結果至降低效能之電腦系統。降低效能之電腦系統將自另一電腦系統接收之處理之結果呈現在執行軟體應用程式內部。
    • 实施例系针对将来自降低性能之电脑系统之处理工作分散至至少一个其他电脑系统、在一个电脑系统处处理自降低性能之电脑系统接收之分佈式工作,及创建用于测试分佈式计算架构功能性之仿真环境。在实施例中,降低性能之电脑系统监视计算工作以决定每一工作之处理资源使用位准。计算工作为软件应用进程之部分,该软件应用进程在降低性能之电脑系统上运行。降低性能之电脑系统决定受监视之工作中之一者正使用超过指定临限位准之处理资源。降低性能之电脑系统将工作发送至另一电脑系统,该另一电脑系统接收、处理及返回工作结果至降低性能之电脑系统。降低性能之电脑系统将自另一电脑系统接收之处理之结果呈现在运行软件应用进程内部。
    • 30. 发明专利
    • 多核心處理器(MCP)中授權虛擬化 DELEGATED VIRTUALIZATION IN A MULTI-CORE PROCESSOR (MCP)
    • 多内核处理器(MCP)中授权虚拟化 DELEGATED VIRTUALIZATION IN A MULTI-CORE PROCESSOR (MCP)
    • TW201019134A
    • 2010-05-16
    • TW098126791
    • 2009-08-10
    • 萬國商業機器公司
    • 杜維聖特 卡爾J霍斯堤 哈恩P金達清金 姆J
    • G06F
    • G06F9/5027G06F2209/509Y02D10/22
    • 本發明應用於一通用微處理器架構,其具有一組(例如,一或多個)控制元件(例如,主處理元件(MPE))及一組子處理元件(例如,SPE)群。依據此配置,MPE及SPE係以使較小數目之MPE使用體現為一組虛擬化控制執行緒之程式碼控制一SPE群之行為的一方式組織。該配置亦使MPE能夠將功能性委派給一或多個SPE群,以使得此(等)SPE群將充當偽MPE。該等偽MPE將利用偽虛擬化控制執行緒來控制其他SPE群之行為。在一典型實施例中,該裝置包括一多核心處理器(MCP),該MCP耦接至一與多個核心耦接以將一供應電壓提供給每一核心(或核心群)之電源供應器且控制數位元件及子處理元件之多個執行個體。
    • 本发明应用于一通用微处理器架构,其具有一组(例如,一或多个)控件(例如,主处理组件(MPE))及一组子处理组件(例如,SPE)群。依据此配置,MPE及SPE系以使较小数目之MPE使用体现为一组虚拟化控制线程之代码控制一SPE群之行为的一方式组织。该配置亦使MPE能够将功能性委派给一或多个SPE群,以使得此(等)SPE群将充当伪MPE。该等伪MPE将利用伪虚拟化控制线程来控制其他SPE群之行为。在一典型实施例中,该设备包括一多内核处理器(MCP),该MCP耦接至一与多个内核耦接以将一供应电压提供给每一内核(或内核群)之电源供应器且控制数码组件及子处理组件之多个运行个体。