会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 3. 发明公开
    • N 펙토리얼 또는 CCI 확장을 갖는 오류 정정 코드들을 사용하기 위한 방법
    • N CCI方法使用错误修正代码与N工厂或CCI扩展
    • KR1020160133472A
    • 2016-11-22
    • KR1020167026731
    • 2015-03-13
    • 퀄컴 인코포레이티드
    • 센고쿠쇼이치로
    • H03M13/31H03M13/05H04L1/00H03M5/06
    • H04L1/0041G06F13/40H03M5/14H03M13/05H03M13/31H04L1/0042H04L1/0057H04L25/0272H04L25/14H04L2001/0094
    • 특히전자장치내의두 개의디바이스들사이에서, 멀티-와이어데이터통신링크를통한데이터의송신을용이하게하는시스템, 방법들및 장치가설명된다. 데이터패이로드가천이수들의세트로변환될수도있으며, 그천이수들은심볼들의시퀀스로변환될수도있고오류정정코드 (ECC) 가심볼들의시퀀스에서의심볼들로부터계산될수도있다. ECC는데이터패이로드에대응하고, ECC는천이수들의세트가 ECC에대응하는천이수들을포함하도록데이터패이로드에첨부될수도있다. 심볼들의시퀀스는그러면복수의신호와이어들상에서송신된다. 클록정보는심볼들의시퀀스에서인코딩된다. 클록정보는심볼들의시퀀스에서의연속적인심볼들의각각의쌍이복수의신호와이어들상에서상이한시그널링상태들을생성하는두 개의심볼들을포함하는것을보장함으로써인코딩될수도있다.
    • 描述了便于通过多线数据通信链路,特别是在电子设备内的两个设备之间传输数据的系统,方法和装置。 可以将数据有效载荷转换成一组转换号码,转换号码可以被转换成符号序列,并且可以从符号序列中的符号计算纠错码(ECC)。 ECC对应于数据有效载荷,并且ECC可以附加到数据有效载荷,使得该组转换号包括对应于ECC的转移号。 然后,在多条信号线上发送符号序列。 时钟信息以符号序列编码。 可以通过确保符号序列中的每对连续符号包括在多条信号线上产生不同信令状态的两个符号来编码时钟信息。
    • 9. 发明授权
    • 가변 부호화율 결합 상태 체크 코드 부호화 및 복호화 방법과 이를 위한 장치
    • 用于编码和解码速率兼容的独特状态检查码的方法和使用该方法的装置
    • KR101227328B1
    • 2013-01-28
    • KR1020120003733
    • 2012-01-12
    • 단국대학교 산학협력단
    • 정규혁
    • H03M13/05
    • PURPOSE: A variable length coding bond combining state check code encoding as well as decoding method and an apparatus thereof are provided to generate encoding matrix using basic combining state check code encoding matrix to support variable length coding. CONSTITUTION: An information bit string input unit(810) receives an information bit string as a coding object. The information bit string input unit receives information bit string transmitted from the higher layer. An encoding matrix storage unit(820) stores a basic combining state check code encoding matrix. A encoding matrix determination unit(830) determines a combining state check code encoding matrix by selecting it according to length coding applied with a partial of a basic combining state check code encoding matrix which is stored in the encoding matrix storage unit. A combining state check code encoder(840) encodes information bit strings inputted from information bit string input unit and check bits which were already encoded form information bit string input unit. A state check bit storage(850) stores state check bits determined from engaged state check code encoder. [Reference numerals] (810) Information bit string input unit; (820) Encoding matrix storage unit; (830) Encoding matrix determination unit; (840) Combining state check code encoder; (850) State check bit storage; (AA) Information bit string; (BB) Selected information bits; (CC) Encoding matrix; (DD) Code work; (EE) Encoding rate to be applied
    • 目的:提供组合状态校验码编码以及解码方法及其装置的可变长度编码组合,以使用基本组合状态校验码编码矩阵生成编码矩阵,以支持可变长度编码。 构成:信息位串输入部(810)接收作为编码对象的信息位串。 信息位串输入部接收从上层发送的信息位串。 编码矩阵存储单元(820)存储基本组合状态校验码编码矩阵。 编码矩阵确定单元(830)通过根据存储在编码矩阵存储单元中的基本组合状态校验码编码矩阵的一部分的长度编码来选择组合状态校验码编码矩阵来确定组合状态校验码编码矩阵。 组合状态检查码编码器(840)对从信息位串输入单元输入的信息位串进行编码,并对信息位串输入单元已经编码的位进行校验。 状态校验位存储器(850)存储从接合状态校验码编码器确定的状态校验位。 (附图标记)(810)信息位串输入单元; (820)编码矩阵存储单元; (830)编码矩阵确定单元; (840)组合状态校验码编码器; (850)状态检查位存储; (AA)信息位串; (BB)所选信息位; (CC)编码矩阵; (DD)代码工作; (EE)要应用的编码速率
    • 10. 发明授权
    • 블록 인터리빙 장치
    • 块交错装置
    • KR101209824B1
    • 2012-12-07
    • KR1020110104062
    • 2011-10-12
    • 고려대학교 산학협력단
    • 김선욱황석중
    • H03M13/27H03M13/05H04L1/00H04L27/26
    • H03M13/2778H03M13/05H03M13/6502
    • PURPOSE: A block interleaving apparatus is provided to remove the necessity of a multiplexer circuit by setting a role of a second flip-flop and a first flip-flop in order to output data only in a horizontal or vertical direction. CONSTITUTION: Each cell(100) comprises a first multiplexer(31) and a second multiplexer(32). Each cell comprises a first flip-flops(41) and a second flip-flop(42) having a bit stream storing function. The first multiplexer receives a horizontal input stream and a vertical input stream through a first input node and a second input terminal. The first flip-flop is connected to an output terminal of the first multiplexer and the output terminal of the second multiplexer and the horizontal direction through an input terminal and an output terminal. The second multiplexer receives the horizontal input stream and the vertical input stream through the first input node and the second input terminal. The second flip-flop is connected to the output terminal of the second multiplexer and the output terminal the second multiplexer and horizontal direction. The input terminal is connected to the output terminal of the second multiplexer and the output terminal of the first multiplexer and the vertical direction through the input terminal. [Reference numerals] (AA) Horizontal input stream output(vertical direction); (BB) Horizontal input stream; (CC) Vertical input stream output(horizontal direction); (DD) Vertical input stream
    • 目的:提供一种块交错装置,通过设置第二触发器和第一触发器的作用来消除多路复用器电路的必要性,以仅在水平或垂直方向上输出数据。 构成:每个单元(100)包括第一多路复用器(31)和第二多路复用器(32)。 每个单元包括具有位流存储功能的第一触发器(41)和第二触发器(42)。 第一多路复用器通过第一输入节点和第二输入端接收水平输入流和垂直输入流。 第一触发器通过输入端子和输出端子连接到第一多路复用器的输出端子和第二多路复用器的输出端子和水平方向。 第二多路复用器通过第一输入节点和第二输入端接收水平输入流和垂直输入流。 第二触发器连接到第二多路复用器的输出端,输出端连接到第二多路复用器和水平方向。 输入端通过输入端连接到第二多路复用器的输出端和第一多路复用器的输出端和垂直方向。 (标号)(AA)水平输入流输出(垂直方向); (BB)水平输入流; (CC)垂直输入流输出(水平方向); (DD)垂直输入流