会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 5. 发明授权
    • 펄스발생회로
    • 用于产生具有小延迟的可变宽度脉冲的脉冲发生器
    • KR100139764B1
    • 1998-07-15
    • KR1019930012614
    • 1993-07-06
    • 가부시끼가이샤 도시바도시바 마이크로일렉트로닉스 가부시키가이샤
    • 기요타신이치
    • H03K3/00
    • G06F1/025H03K5/05H03K7/04
    • 본 발명은, 임의로 설정된 시간폭에 따른 펄스를 출력하는 펄스발생회로에 관한 것으로, 게이트수의 삭감에 의해 회로구성을 간소화함과 더불어 게이트 지연시간에 의한 영향을 작게하여 보다 높은 기본 클록주파수에 대응하기 위한 것이다.
      본 발명은, 클록신호를 수신하기 위해 연결된 제1단과, 원하는 펄스폭에 대응하는 클록신호의 수를 지시하는 데이터신호를 수신하기 위해 연결된 제2단, 이네이블신호를 수신하기 위해 연결된 제3단, 상기 제2단에 연결된 데이터단과, 상기 제3단에 연결된 이네이블단 및, 상기 제1단에 연결된 클록단을 갖추고, 상기 클록신호와 동기하여 상기 이네이블신호가 수신될 때, 상기 데이터신호에 의해 지시된 클록신호의 수를 카운트 다운함과 더불어 카운트된 수를 지시하는 출력신호를 발생시키는 다운카운터, 상기 제3단에 연결된 이네이블단과, 상기 제1단에 연결된 클록단을 갖추고, 상기 다운카운터에 의한 카운트 다운의 개시를 지시하는 제1상태신호를 출력하고, 상기 제1상태신호가 가변폭 펄스의 시작을 발생시키는데 이용되는 플립플롭 및, 상기 다� �카운트로부터의 상기 출력신호를 수신하기 위해 연결되고, 카운트된 수가 특정 수인 것을 상기 출력신호가 지시할 때를 검출하며, 상기 가변폭 펄스의 끝을 지시하는 제2상태신호를 발생시키는 검출회로를 구비하여 구성된 것을 특징으로 한다.
    • 7. 发明授权
    • 가변펄스위치변조 디코더 및 이의 제어방법과, 이를 포함하는 데이터 수신장치
    • 用于可变脉冲位置调制的解码器及其控制方法,包括同一解码器的数据接收装置
    • KR101264866B1
    • 2013-05-15
    • KR1020110124485
    • 2011-11-25
    • 국민대학교산학협력단
    • 박영일
    • H03K7/04H05B37/02
    • H03K7/04H05B33/0818
    • PURPOSE: A VPPM decoder, a control method thereof, and a data reception device including the same are provided to maintain decoding performance excellent although a level variation point of a VPPD coding signal within a bit according to desired brightness. CONSTITUTION: A VPPM decoder(10) includes an edge detection module(14) and a decoding module(16). The edge detection module detects a rise edge point and a fall edge point of the coded data when the VPPM coded data are inputted. The decoding module controls a decision point of the coded data using the detected rise edge point and fall edge point and decodes the coded data corresponding to the adjusted decision point. [Reference numerals] (10) VPPM decoder; (12) Counter module; (14) Edge detection module; (16) Decoding module; (18) Restoration clock generation module; (AA) Input data; (BB) Reference clock; (CC) Restoration data; (DD) Restoration clock
    • 目的:提供VPPM解码器及其控制方法以及包括该VPPM解码器的数据接收装置,以便尽可能地保持解码性能,尽管根据期望的亮度在位内的VPPD编码信号的电平变化点。 构成:VPPM解码器(10)包括边缘检测模块(14)和解码模块(16)。 当输入VPPM编码数据时,边缘检测模块检测编码数据的上升沿和下降沿。 解码模块使用检测到的上升沿和下降沿来控制编码数据的判定点,并对与调整后的判定点对应的编码数据进行解码。 (附图标记)(10)VPPM解码器; (12)计数器模块; (14)边缘检测模块; (16)解码模块; (18)恢复时钟发生模块; (AA)输入数据; (BB)参考时钟 (CC)恢复数据; (DD)恢复时钟
    • 9. 发明授权
    • 디지털 변조 회로
    • 数字调制电路
    • KR100782791B1
    • 2007-12-05
    • KR1020060083566
    • 2006-08-31
    • 삼성전기주식회사
    • 서만석박형철이성수이상엽양창수양완철
    • H04L7/033H04L7/04H04L27/00H04L25/02
    • H03C3/02H03C1/02H03K7/04H03K2005/00247H04B1/71635
    • A digital modulation circuit is provided to reduce power consumption caused by a phase locked loop circuit by using only a digital circuit. A clock generation part(11) generates a reference pulse clock with a constant period. An up/down counter(12) generates a count value of fixed bits by up-counting or down-counting the reference pulse clock, and outputs one bit of the count value as a transmission signal. A control part(13) determines counting start/end time of the up/down counter and up-counting or down-counting operation of the up/down counter by being synchronized to the reference pulse clock, according to the value of digital transmission data to be transmitted. A band pass filter(14) converts the transmission signal outputted from the up/down counter into a sine wave.
    • 提供数字调制电路以通过仅使用数字电路来减少由锁相环电路引起的功耗。 时钟产生部分(11)产生具有恒定周期的参考脉冲时钟。 升/减计数器(12)通过对参考脉冲时钟进行递增计数或递减计数来产生固定比特的计数值,并将计数值的一位作为发送信号输出。 根据数字传输数据的值,控制部件(13)通过与参考脉冲时钟同步来确定上/下计数器的计数开始/结束时间和向上/向下计数器的向上计数或递减计数操作 被传送。 带通滤波器(14)将从上/下计数器输出的发送信号转换为正弦波。
    • 10. 发明授权
    • 평탄화엔벨로프특성을갖는BPSK변조회로
    • 具有平滑包络的BPSK调制器
    • KR1019930012023B1
    • 1993-12-23
    • KR1019910001299
    • 1991-01-25
    • 삼성전자주식회사
    • 천병진
    • H03C3/00H03K7/00
    • H03K7/04H04L27/2092
    • The circuit includes a clock pulse generator and a random data generating unit for dividing the frequency of the system clock pulses to generate random digital data in synchronism with the divided clock pulse. A data conversion circuit sequentially shifts the random digital data in synchronism with the system clock pulses and generates parallel shifted data which is multiplied by given resistive values and added to each other to provide an in-phase signal component, and for processing the shifted data and random digital data to provide a quadratus-phase signal component without a direct current component.
    • 该电路包括时钟脉冲发生器和随机数据产生单元,用于将系统时钟脉冲的频率除以与划分的时钟脉冲同步产生随机数字数据。 数据转换电路与系统时钟脉冲同步地顺序地移位随机数字数据,并产生并行移位的数据,该数据与给定的电阻值相乘并相加,以提供同相信号分量,并且用于处理移位的数据和 随机数字数据,以提供没有直流分量的正交相位信号分量。