会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明公开
    • 물리적으로 태그된 데이터 캐시로의 트래픽을 필터링하기 위한 방법
    • 一种过滤通往物理标记数据缓存的流量的方法
    • KR1020140116506A
    • 2014-10-02
    • KR1020147022849
    • 2013-01-17
    • 퀄컴 인코포레이티드
    • 클랜시,로버트디디펜더퍼,제임스노리스스피어,토마스필립
    • G06F12/10
    • G06F12/1054G06F12/0864G06F12/1045G06F12/1063Y02D10/13
    • 데이터 캐시의 물리적으로 태그된 태그 어레이에 대한 액세스들의 수를 실질적으로 감소시키는 데이터 캐시의 실시예들이 개시된다. 일반적으로, 데이터 캐시는 데이터 엘리먼트들을 저장하는 데이터 어레이, 물리적으로 태그된 태그 어레이 및 가상적으로 태그된 태그 어레이를 포함한다. 일 실시예에서, 가상적으로 태그된 태그 어레이는 가상 어드레스를 수신한다. 가상적으로 태그된 태그 어레이에 가상 어드레스에 대한 매칭이 존재하면, 가상적으로 태그된 태그 어레이는 가상 어드레스에 대한 가상적으로 태그된 태그 어레이에 저장된 웨이를 데이터 어레이로 출력한다. 또한, 일 실시예에서, 가상적으로 태그된 태그 어레이는 물리적으로 태그된 태그 어레이를 디스에이블한다. 가상적으로 태그된 태그 어레이에 의해 출력된 웨이를 사용하여, 데이터 어레이에서의 원하는 데이터 엘리먼트가 어드레싱된다.
    • 公开了实质上减少对数据缓存中物理标记的标签阵列的访问次数的数据缓存的实施例。 通常,数据高速缓存包括存储数据元素的数据阵列,物理标记的标记阵列和虚拟标记的标记阵列。 在一个实施例中,虚拟标记的标签阵列接收虚拟地址。 如果虚拟标签标签阵列中的虚拟地址匹配,虚拟标签标签阵列将虚拟地址的虚拟标签标签阵列中存储的方式输出到数据阵列。 此外,在一个实施例中,虚拟标记标签阵列禁用物理标记标签阵列。 使用虚拟标记标签阵列输出的方式,解决数据阵列中所需的数据元素。
    • 5. 发明公开
    • 캐시 및 변환 색인 버퍼를 갖는 데이터 처리장치
    • 具有高速缓存和翻译预处理缓冲区的数据处理设备
    • KR1020150016278A
    • 2015-02-11
    • KR1020147033343
    • 2013-05-08
    • 에이알엠 리미티드
    • 뵈처마티아스커셔다니엘
    • G06F12/10G06F12/08
    • G06F12/0864G06F12/1027G06F12/1054G06F2212/1028G06F2212/6082Y02D10/13
    • 데이터 처리장치는 캐시와 TLB(translation look aside buffer)를 갖는다. 복수의 캐시 웨이 중 어느 것이 필요한 데이터를 저장하는지를 식별하기 위한 웨이 테이블이 제공된다. 각 웨이 테이블 엔트리는 TLB의 TLB 엔트리 중 하나에 대응하고, 대응하는 TLB 엔트리와 관련된 페이지의 각 메모리 위치에 대해서, 어느 캐시 웨이가 그 메모리 위치와 관련된 데이터를 저장하는지를 식별한다. 또한, 캐시는 같은 처리 사이클에서 M개의 액세스 요구들을 서비스하는 것이 가능하다. 아비터는 선택된 펜딩 액세스 요구들이 최대 N개의 상이한 가상 페이지 어드레스들을 지정한다는 것을 보장하는 방식으로 캐시에 의해 서비스하기 위한 펜딩 액세스 요구들을 선택할 수 있고, 여기서 N
    • 数据处理装置具有高速缓存和翻译旁边缓冲器(TLB)。 提供了一种用于识别多个高速缓存存储路径中的哪一个存储需要数据的方式表。 每个方式表条目对应于TLB中的一个TLB条目,并针对与对应的TLB条目相关联的页面的每个存储器位置识别哪个高速缓存方式存储与该存储器位置相关联的数据。 此外,缓存可能能够在相同的处理周期中服务M个访问请求。 仲裁器可以以确保所选待处理的访问请求指定最多N个不同的虚拟页地址(其中N
    • 10. 发明公开
    • 메모리 관리를 위한 캐시 동작들
    • 内存管理的高速缓存操作
    • KR1020160033737A
    • 2016-03-28
    • KR1020167003991
    • 2013-09-27
    • 인텔 코포레이션
    • 크라니흐,팀그리즈,마티아스린케비슈,니클라스
    • G06F12/08G06F12/12
    • G06F12/0891G06F9/4406G06F12/0238G06F12/0246G06F12/0802G06F12/0848G06F12/0877G06F12/0893G06F12/1054G06F12/12G06F12/126G06F2212/1016G06F2212/1021G06F2212/1032G06F2212/60G06F2212/7201G06F2212/7203G06F2212/7211Y02D10/13
    • 본설명에따르면, 바이트-어드레스가능한비휘발성메모리와같은배킹메모리의앞에있는메모리측캐시에대한캐시동작들은, 제1 동작, 제2 동작및 제3 동작중 적어도 2개를결합하는것을포함하고, 여기서, 제1 동작은, 더티(dirty) 캐시라인들을갖는캐시엔트리들을퇴거시키는것에비해클린(clean) 캐시라인들을갖는캐시엔트리들을퇴거시키는것으로편향된교체정책에따라캐시메모리로부터희생(victim) 캐시엔트리들을퇴거시키는것을포함한다. 제2 동작은, 1차캐시메모리로부터의희생캐시엔트리들을캐시메모리의희생캐시메모리로퇴거시키는것을포함하고, 제3 동작은, 배킹메모리의어드레스범위내의메모리위치어드레스들을셔플및 확산하기위해메모리위치어드레스들을전환하는것을포함한다. 이러한동작들의다양한결합들이메모리의개선된동작을제공할수 있는것으로여겨진다. 다른양상들이본 명세서에설명된다.
    • 根据本说明书,在诸如字节可寻址非易失性存储器的后备存储器之前的存储器侧高速缓存的高速缓存操作包括组合第一操作,第二操作和第三操作中的至少两个, 其中所述第一操作包括根据替代策略来驱逐来自所述高速缓冲存储器的受害者缓存条目,所述替换策略被偏置以驱逐具有干净高速缓存行的高速缓存条目,以驱逐具有脏高速缓存行的高速缓存条目。 第二操作包括将从高速缓冲存储器的受害者缓存条目驱逐到高速缓冲存储器的受害缓存存储器,并且第三操作包括转换存储器位置地址,以便将后续存储器的地址范围内的存储器位置地址进行混洗和扩展。 相信这些操作的各种组合可以提供改进的存储器的操作。 本文描述了其它方面。