会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 21. 发明授权
    • 하위레벨 프로세서의 통화로계 버스 선택방법
    • 如何选择低级别的基于处理器的总线
    • KR1019940003845B1
    • 1994-05-03
    • KR1019910007109
    • 1991-05-02
    • 한국전자통신연구원주식회사 케이티
    • 한태만조주현김화성임동선
    • H04M3/00
    • The processor employing the method improves the reliability of error process and speeds up the process. The method employs a low level main board (1), a low level interface boards (2,8) which comprises GPIP and DDR, a hardware units(12 or 15) which connect low level interface board to TD-bus(6). The method includes a lst step (102) which selects one of hardware units (15 or 17) via a parameter, a 2nd step (104) which reads or writes a registor of GPIR and assigns GPIR to hardware port address (103), a 3rd step which assigns DDR to hardware signal and data input-output direction, and a 4th step which selects a bus through bits 4,7.
    • 采用该方法的处理器提高了错误处理的可靠性,并加快了处理速度。 该方法采用低级主板(1),包含GPIP和DDR的低级接口板(2,8),将低级接口板连接到TD总线(6)的硬件单元(12或15)。 该方法包括经由参数选择硬件单元(15或17)中的一个的第一步骤(102),读取或写入GPIR的转换器并将GPIR分配给硬件端口地址(103)的第二步骤(104) 将DDR分配给硬件信号和数据输入输出方向的第三步,以及通过位4,7选择总线的第四步。
    • 27. 发明授权
    • 주기적인 시간신호 발생방법
    • 生成周期时间信号的方法
    • KR100347518B1
    • 2002-08-07
    • KR1019990062280
    • 1999-12-24
    • 한국전자통신연구원주식회사 케이티
    • 김형환문성임동선장형규
    • H04Q3/54
    • 본발명은교환기시스템에서주기적인통계기능과같은응용프로그램의주기적인수행을위하여운영체제에서응용프로그램으로지정된시간에주기적인시간신호를발생시키는방법에관한것이다. 이러한본 발명은, 응용프로그램이주기적인시간신호에대한시작시각과, 시간신호간의시간간격, 및반복횟수카운터를지정하여운영체제로주기적시간신호를등록하는제 1 단계와; 상기운영체제가절대시간으로지정된시작시각을운영체제내부의기준시각에대한상대값을 64비트타이머레지스터의값으로변환하고, 상기변환된주기적시작시각의 64비트정수값과주기값및 반복횟수카운터를시간신호목록에삽입정렬하고, 상기시간신호의식별자를응용프로그램으로반환하는제 2 단계; 상기운영체제가틱(tick)마다발생하는타이머인터럽트에대해시간신호처리데먼을구동시키면, 상기시간신호처리데먼이상기 64비트타이머레지스터에저장된현재시각에대한 64비트정수값보다작거나같은시간신호목록의시간신호들을응용프로그램으로발생시키는제 3 단계; 및상기시간신호처리데먼이한 응용프로그램으로시간신호를반복횟수카운터만큼발생시키고, 상기시간신호를목록에서삭제하는제 4 단계를포함한다.
    • 28. 发明授权
    • 동일한 저장장치를 물리적으로 공유하는 이중화 제어프로세서에서 저장장치의 데이터에 대한 일관성있는 접근보장 방법
    • 在处理器中的存储器上维持一致的数据访问的方法,双工控制共享物理存储
    • KR100319782B1
    • 2002-01-09
    • KR1019990061194
    • 1999-12-23
    • 한국전자통신연구원주식회사 케이티
    • 이은향임동선
    • G06F9/00
    • 1. 청구범위에기재된발명이속한기술분야본 발명은동일한저장장치를물리적으로공유하는이중화제어프로세서에서저장장치의데이터에대한일관성있는접근보장방법에관한것임. 2. 발명이해결하려고하는기술적과제본 발명은프로세서가이중화제어되고있는상황에서양쪽프로세서가동일한저장장치를하나의스카시(SCSI) 버스를통해물리적으로공유할때, 운영체제가저장장치로의데이터접근을제어하여일관성있는접근을보장하는방법과상기방법을실현시키기위한프로그램을기록한컴퓨터로읽을수 있는기록매체를제공하는데그 목적이있음. 3. 발명의해결방법의요지본 발명은, 엑티브쪽 프로세서와스탠바이쪽 프로세서를서로물리적으로연결하여이중화시키고, 상기두 프로세서를하나의상기저장장치와물리적으로하나의스카시(SCSI) 버스로연결시키는제 1 단계; 상기저장장치의데이터접근에대한인터페이스를제공하는파일시스템을운영체제에서구동시킬때, 상기이중화된프로세서중현재엑티브쪽 프로세서에게만상기저장장치로의접근을허용하고, 상기저장장치로부터오는응답메시지를상기현재엑티브쪽 프로세서만이받을수 있도록처리하는제 2 단계; 상기이중화제어되는프로세서가정상동작중일때, 상기저장장치로의일관성있는데이터접근을보장하기위해상기현재엑티브쪽 프로세스만이상기저장장치에접근할수 있도록제어하는제 3 단계; 및상기현재엑티브쪽 프로세서가동작중 오류가발생하여대기하고있던상기스탠바이쪽 프로세서로절체될때, 상기저장장치로의일관성있는데이터접근을보장하기위해상기두 프로세서를절체시키는제 4 단계를포함한다. 4. 발명의중요한용도본 발명은이중화제어프로세서등에이용됨.
    • 29. 发明公开
    • 병행 프로그램에서 동일한 실행 코드를 공유하는프로세스의 스태핑 방법
    • 程序同步程序中共享代码执行代码的步进方法
    • KR1020010076081A
    • 2001-08-11
    • KR1020000003495
    • 2000-01-25
    • 한국전자통신연구원주식회사 케이티
    • 이은향임동선
    • G06F9/46
    • PURPOSE: A stepping method for processes sharing an identical execution code in a simultaneous program is provided to effectively debug a simultaneous program by offering a single-instruction-stepping method even though the processes configuring a program use an execution code in common. CONSTITUTION: Every time a process is generated, a user allocates a PCB(Process Control Block)(S301). At this moment, the whole memory space necessary for stepping is to be allocated. If a stepping information storage region, a stepping execution code copy storage region, and trap and breakpoint instruction storage regions are allocated, the user adds them to each PCB(S302). In this case, the stepping execution code copy storage region and the trap and breakpoint instruction storage regions should be located consecutively. Then the user stores trap and/or breakpoint instructions in the trap and/or breakpoint instruction storage regions(S303).
    • 目的:提供一种在同步程序中共享相同执行代码的进程的步进方法,即使配置程序的进程共同使用执行代码,也可以通过提供单指令步进方法来有效地调试同步程序。 构成:每次生成一个过程时,用户都会分配一个PCB(过程控制块)(S301)。 此时,分配所需的整个存储空间。 如果分配了步进信息存储区域,步进执行代码复制存储区域和陷阱和断点指令存储区域,则用户将它们添加到每个PCB(S302)。 在这种情况下,应该连续地设置步进执行代码复制存储区域和陷阱和断点指令存储区域。 然后用户将陷阱和/或断点指令存储在陷阱和/或断点指令存储区域中(S303)。
    • 30. 发明授权
    • 프로세서 보드의 이더넷 물리 주소 자동 설정 방법
    • 如何自动设置处理器板的以太网物理地址
    • KR100289086B1
    • 2001-05-02
    • KR1019980050423
    • 1998-11-24
    • 주식회사 케이티한국전자통신연구원
    • 장형규임동선
    • G06F17/30
    • 1. 청구범위에 기재된 발명이 속한 기술분야
      본 발명은 프로세서 보드의 이더넷 물리 주소 자동 설정 방법에 관한 것임.
      2. 발명이 해결하려고 하는 기술적 과제
      본 발명은 시스템 백플래인 보드의 점퍼로 설정하는 시스템 형상 정보로부터 프로세서 보드 장착시에 자동으로 이더넷 물리 주소를 설정하는 이더넷 물리 주소 자동 설정 방법 및 상기 방법을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체를 제공하는데 그 목적이 있음.
      3. 발명의 해결방법의 요지
      본 발명은, 초기화를 수행한 후에 비휘발성 메모리의 존재여부를 판단하는 제 1 단계; 이더넷 콘트롤러에 연결된 비휘발성 메모리에 기록된 이더넷 물리 주소로 이더넷 콘트롤러의 주소를 설정하는 제 2 단계; 비휘발성 메모리가 존재하지 않으면 기 정의된 디폴트 이더넷 물리 주소로 상기 이더넷 콘트롤러의 주소를 설정하는 제 3 단계; 및 프로세서 보드내의 비휘발성 메모리에 기록된 이더넷 물리 주소로 상기 이더넷 콘트롤러의 주소를 설정하는 제 4 단계를 포함한다.
      4. 발명의 중요한 용도
      본 발명은 다수의 프로세서 보드를 구비한 교환 시스템 등에 이용됨.