会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 4. 发明授权
    • 스텝 셋 전류를 발생하는 상 변화 메모리 장치
    • 相变存储器产生步骤设定电流
    • KR100759441B1
    • 2007-09-20
    • KR1020060086968
    • 2006-09-08
    • 삼성전자주식회사
    • 조백형조우영박무희
    • G11C13/02G11C5/14
    • G11C13/0069G11C13/0004G11C2013/0078G11C2013/0092G11C2213/72G11C13/0038H01L22/30
    • A phase change memory device generating a step set current is provided to make an optimized waveform of a set current by controlling step amplitude and width of the set current. A memory cell array(110) has a plurality of memory cells. A write driver(140) provides a step set current to the memory cell array, in order to program a selected memory cell. A data buffer(150) receives data from the outside, and provides the data to the write driver during a normal operation. A set current control unit(200,300) receives step information to control step amplitude and width of each step set current during a test operation, and provides the step information to the write driver during the normal operation.
    • 提供产生步进电流的相变存储器件,通过控制设定电流的阶跃幅度和宽度来形成设定电流的优化波形。 存储单元阵列(110)具有多个存储单元。 写入驱动器(140)向存储器单元阵列提供步进设定电流,以对所选择的存储器单元进行编程。 数据缓冲器(150)从外部接收数据,并在正常操作期间将数据提供给写入驱动器。 设置电流控制单元(200,300)在测试操作期间接收步骤信息以控制每个步进设定电流的步长幅度和宽度,并且在正常操作期间将步骤信息提供给写入驱动器。
    • 5. 发明公开
    • 상변화 랜덤 액세스 메모리 장치 및 센싱 방법
    • PCRAM:相位变化随机访问存储器件及其感测方法
    • KR1020130128989A
    • 2013-11-27
    • KR1020120053253
    • 2012-05-18
    • 삼성전자주식회사
    • 최영돈박무희박현국송익현
    • G11C13/00G11C16/26
    • G11C13/004G11C13/0004G11C13/0009G11C13/0069G11C2213/72
    • A variable resistance non-volatile memory device includes a variable resistance memory cell array and an input/output circuit for inputting writing data from the outside or outputting reading data. The memory device includes an encoder for generating the writing data as DC balance code data and a writing circuit for writing the DC balance code data to the memory cell array. The memory device includes a sensing circuit for sensing the stored data from the memory cell array and a decoder for recovering the reading data offered to the input/output circuit by decoding the DC balance code data. The sensing circuit compares the average current of cell lead currents with each cell lead current. When the average current is bigger than a cell lead current, the sensing circuit senses a reset state. When the average current is smaller than the cell lead current, the sensing circuit senses a set state. The present invention reduces the impact of changes in cell resistance, which is generated by time, by using the average current of a DC balance state.
    • 可变电阻非易失性存储器件包括可变电阻存储单元阵列和用于从外部输入写入数据或输出读取数据的输入/输出电路。 存储装置包括用于产生作为DC平衡码数据的写入数据的编码器和用于将DC平衡码数据写入存储单元阵列的写入电路。 存储器件包括用于感测来自存储单元阵列的存储数据的感测电路和用于通过解码DC平衡码数据来恢复提供给输入/输出电路的读取数据的解码器。 感测电路将电池引线电流的平均电流与每个电池引线电流进行比较。 当平均电流大于单元引线电流时,感测电路检测复位状态。 当平均电流小于单元引线电流时,感测电路感测设定状态。 本发明通过使用DC平衡状态的平均电流来减少由时间产生的电池电阻变化的影响。
    • 7. 发明公开
    • 코어 사이즈를 감소시킨 반도체 메모리 장치
    • 相位变化随机访问存储器件具有减少的核心布局大小
    • KR1020060134308A
    • 2006-12-28
    • KR1020050053898
    • 2005-06-22
    • 삼성전자주식회사
    • 조백형이광진박무희
    • G11C13/02G11C5/02
    • G11C11/5678G11C7/12G11C13/0004G11C13/0028G11C2213/72G11C5/025G11C5/063G11C7/18
    • A semiconductor memory device having a small-sized core is provided to reduce current consumption of respective memory cell blocks by reducing the number of selected cells per single access process. A semiconductor memory device includes plural memory cell blocks(CBLK11~CBLK14,CBLKn1~CBLKn4) and word line drivers(WDU11~WDU13). The memory cell blocks share plural word lines. The word line drivers drive the word lines. Each of the word line drivers includes a precharge element(PR) and a discharge element(DS). The precharge element precharges the word lines. The discharge element discharges the word lines. The precharge elements and the discharge elements are alternately arranged in the respective memory cell blocks.
    • 提供具有小尺寸核心的半导体存储器件,以通过减少每个访问过程中所选择的单元的数量来减少各个存储单元块的电流消耗。 半导体存储器件包括多个存储单元块(CBLK11〜CBLK14,CBLKn1〜CBLKn4)和字线驱动器(WDU11〜WDU13)。 存储单元块共享多个字线。 字线驱动器驱动字线。 每个字线驱动器包括预充电元件(PR)和放电元件(DS)。 预充电元件预充电字线。 放电元件放电字线。 预充电元件和放电元件交替地布置在各个存储单元块中。
    • 10. 发明公开
    • 불휘발성 메모리 장치 및 그것의 센싱 방법
    • 非易失性存储器件及其感测方法
    • KR1020150099090A
    • 2015-08-31
    • KR1020140020607
    • 2014-02-21
    • 삼성전자주식회사
    • 박무희
    • G11C16/26
    • G11C13/004G11C7/14G11C11/5642G11C11/5678G11C13/0002G11C13/0004G11C16/26G11C2013/0045G11C2013/0054G11C2013/0057G11C2213/71
    • 본 발명은 불휘발성 메모리 장치 및 그것의 센싱 방법에 관한 것이다. 본 발명에 의한 불휘발성 메모리 장치는 데이터의 저장이 저항값의 변화를 통해 이루어지는 메모리 셀을 포함하는 메모리 셀 어레이, 읽기 전압 및 기준 전류를 이용하여 각기 수행되는 복수의 읽기 동작들을 이용하여, 상기 메모리 셀에 저장된 데이터를 판별하는 감지 증폭기 및 상기 각 복수의 읽기 동작들에 이용되는 상기 읽기 전압 및 상기 기준 전류의 크기가 가변되도록 상기 감지 증폭기를 제어하는 감지 제어 회로를 포함하며, 상기 감지 제어 회로는 1차 읽기 동작의 결과에 의존하여 상기 메모리 셀의 저항 범위를 판별하고, 상기 판별된 저항 범위에 기초하여 2차 읽기 동작에 이용될 상기 읽기 전압 및 상기 기준 전류의 크기가 가변되도록 상기 감지 증폭기를 제어한다.
    • 本发明涉及非易失性存储装置及其感测方法。 根据本发明,非易失性存储器件包括:包括存储单元的存储单元阵列,其中数据通过电阻值的改变来存储; 感测放大器,其通过使用通过使用读取电压和参考电流执行的多个读取操作来确定存储在存储单元中的数据; 以及感测控制电路,其控制感测放大器来改变读取电压的电平和用于每个读取操作的参考电流。 感测控制电路根据第一读取操作的结果来确定存储单元的电阻范围,并且控制感测放大器基于第二读取操作来改变用于第二读取操作的读取电压和参考电流的电平 确定电阻范围。