会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明专利
    • 半導体装置、電子部品、および電子機器
    • 半导体器件,电子元件和电子设备
    • JP2016082587A
    • 2016-05-16
    • JP2015199944
    • 2015-10-08
    • 株式会社半導体エネルギー研究所
    • 黒川 義元
    • H03K19/173
    • H03K3/012H01L27/1225H01L29/7869H03K19/09441H03K19/1737H03K19/17728H03K19/1776H03K3/037H03K3/356H03K3/86H03K5/134H03K2005/00195
    • 【課題】配線数の増加を抑制し、低消費電力化を図る。 【解決手段】コンフィギュレーションデータを記憶できる論理回路を有する半導体装置であって、論理回路は、ラッチ回路と、演算回路と、遅延回路と、第1の出力タイミング生成回路と、を有し、ラッチ回路は、パルス信号およびリセット信号が入力され、第1の信号を出力する機能を有し、遅延回路は、第1の信号が入力され、第2の信号を出力する機能を有し、第1の信号は、演算回路および遅延回路への電源の供給を制御する信号であり、第2の信号は、第1の信号を、演算回路が有するクリティカル・パスでの遅延に相当する遅延をさせた信号であり、第1の出力タイミング生成回路は、第1の信号と、第2の信号との論理演算によって得られる第3の信号が入力され、リセット信号を出力する機能を有する。 【選択図】図1
    • 要解决的问题:抑制互连数量的增加以实现低功耗。解决方案:在具有能够存储配置数据的逻辑电路的半导体器件中,逻辑电路具有锁存电路,运算电路,延迟 电路和第一输出定时产生电路。 输入脉冲信号和复位信号的锁存电路具有输出第一信号的功能。 输入第一信号的延迟电路具有输出第二信号的功能。 第一信号是用于控制对操作电路和延迟电路的供电的信号。 第二信号是延迟延迟时间的信号,对应于包括在运算电路中的关键路径的延迟。 通过第一信号和第二信号之间的逻辑运算而获得的第三信号的第一输出定时产生电路具有输出复位信号的功能。图1
    • 2. 发明专利
    • Timing generator and semi-conductor testing equipment
    • 定时发电机和半导体测试设备
    • JP2007033385A
    • 2007-02-08
    • JP2005220766
    • 2005-07-29
    • Advantest Corp株式会社アドバンテスト
    • SUDA MASAKATSU
    • G01R31/3183
    • G01R31/31922H03K5/133H03K2005/00156H03K2005/00195H03K2005/00208
    • PROBLEM TO BE SOLVED: To simplify the circuit for controlling the variable delay circuit of a timing generator in real time and to secure the timing margin (Eye opening). SOLUTION: The variable delay circuit 10 of the timing generator comprises: the delay circuit 11 comprising the serially connected plurality of clock buffers 13-1 to 13-n, a plurality of serially connected data buffers 15-11 to 15-nn, and the data retaining circuit 16-0 to 16-n for outputting the data to the data buffers 15-11 to 15-nn while synchronizing with the clock from the delay circuit 11. The delayed amount added to the data by the data buffer 15-11 to 15-nn and the delayed amount added to the clock by the clock buffers 13-1 to 13-n, are made the same. COPYRIGHT: (C)2007,JPO&INPIT
    • 要解决的问题:简化用于实时控制定时发生器的可变延迟电路的电路并确保定时裕度(眼睛打开)。 解决方案:定时发生器的可变延迟电路10包括:延迟电路11,包括串行连接的多个时钟缓冲器13-1至13-n,多个串行连接的数据缓冲器15-11至15-nn 以及用于在与来自延迟电路11的时钟同步的同时将数据输出到数据缓冲器15-11至15-nn的数据保持电路16-0至16-n。由数据缓冲器添加到数据的延迟量 15-11至15-nn,并且由时钟缓冲器13-1至13-n添加到时钟的延迟量被制成相同。 版权所有(C)2007,JPO&INPIT
    • 6. 发明专利
    • Pulse operating circuit
    • 脉冲运算电路
    • JPS61103312A
    • 1986-05-21
    • JP22408084
    • 1984-10-26
    • Hitachi Ltd
    • KAMESHIMA SHIGEHIROTAKAGI KATSUAKIHAGIWARA YOSHIMUNENOGUCHI YOSHIKISHINDO KEIJIROISHII MINORU
    • H03K5/13H03K5/00
    • H03K5/133H03K2005/00136H03K2005/00195
    • PURPOSE:To cancel the unbalance of the delay characteristic to leading and trailing edges of a delay circuit by arranging a circuit retarding at least one of ridges of an input pulse to two complementary stages with respect to the phase of the signal. CONSTITUTION:Since the delay circuits 6, 8 have respectively inverters 5, 7 at each front stage, the circuits are operated complementarily with respect to the phase of the input signal. Thus, the unbalance is cancelled by the two delay circuits whose leading/trailing delay characteristics are unbalanced and the delay time to the leading edge and the trailing edge is kept the smae. The delay time is changed by changing a resistance of an N-channel MOS transistor TR through the use of a delay control circuit 9.
    • 目的:通过将输入脉冲的脊中的至少一个的脊线相对于信号的相位延迟到两个互补级来消除延迟电路的前沿和后沿的延迟特性的不平衡。 构成:由于延迟电路6,8在每个前级具有分别的反相器5,7,所以电路相对于输入信号的相位互补操作。 因此,不平衡被前导延迟特性和后延迟特性不平衡的两个延迟电路消除,并且前缘和后沿的延迟时间保持在最小。 通过使用延迟控制电路9改变N沟道MOS晶体管TR的电阻来改变延迟时间。