会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明专利
    • 増幅回路、増幅装置、AFE回路、および、信号処理システム
    • 放大器电路,放大器件,AFE电路和信号处理系统
    • JP2015154304A
    • 2015-08-24
    • JP2014027194
    • 2014-02-17
    • 株式会社東芝
    • 今井 茂夫中塚 心治
    • H03F3/68H03G3/08H03F3/45
    • H03F3/45475H03F3/45977H03F3/45995H03F2203/45116H03F2203/45171H03F2203/45522H03F2203/45591
    • 【課題】入力信号の仕様に対応しつつ、回路面積を削減することが可能な増幅回路を提供する。 【解決手段】増幅回路は、第1の出力端子に出力が接続された第1の差動増幅回路を備える。増幅回路は、前記第1の差動増幅回路の出力と前記第1の差動増幅回路の反転入力との間に接続された第1の帰還抵抗を備える。増幅回路は、第2の出力端子に出力が接続された第2の差動増幅回路を備える。増幅回路は、前記第2の差動増幅回路の出力と前記第2の差動増幅回路の反転入力との間に接続された第2の帰還抵抗を備える。増幅回路は、第1の入力端子および第2の入力端子に入力された信号を、切り換えて、前記第1の差動増幅回路の非反転入力および前記第2の差動増幅回路の非反転入力に、または、前記第1の差動増幅回路の反転入力および前記第2の差動増幅回路の反転入力に供給する、切換回路を備える。 【選択図】図1
    • 要解决的问题:提供一种能够根据输入信号的规格减小电路面积的放大器电路。解决方案:放大器电路包括第一差分放大器电路,其输出端连接到第一输出端子。 放大器电路包括连接在第一差分放大器电路的输出端和第一差分放大器电路的反相输入端之间的第一反馈电阻器。 放大器电路包括第二差分放大器电路,其输出端连接到第二输出端子。 放大器电路包括连接在第二差分放大器电路的输出端和第二差分放大器电路的反相输入端之间的第二反馈电阻器。 放大器电路包括切换电路,其切换输入到第一输入端子和第二输入端子的信号,并将开关信号提供给第一差分放大器电路的非反相输入和第二差分放大器电路的非反相输入,或者将 第一差分放大器电路的反相输入和第二差分放大器电路的反相输入。
    • 4. 发明专利
    • Signal processing circuit
    • 信号处理电路
    • JP2011155333A
    • 2011-08-11
    • JP2010013872
    • 2010-01-26
    • Yamaha Corpヤマハ株式会社
    • IWAMATSU MASAYUKI
    • H03F1/32
    • H03F3/45475H03F1/3211H03F2203/45518H03F2203/45522H03F2203/45528H03F2203/45534H03F2203/45594H03G1/0088H03G7/002H03G7/08
    • PROBLEM TO BE SOLVED: To provide a technique for enhancing a sense of full-bodied sound while suppressing distortion.
      SOLUTION: A signal processing circuit includes a waveform shaping section 1A that applies a small gain to an input signal Vin and generates a waveform-shaped first signal V1 when an absolute value of a level of the input signal is within a predetermined input range, a variable gain section 20 that adjusts an amplitude of the first signal V1 while amplifying the first signal to generate an output signal Vout, and a control circuit 23 that controls the gain of the variable gain section 20 so that the output signal Vout is prevented from the occurrence of clipping. A predetermined range of the first signal V1 with which the control circuit 23 lowers the gain of the variable gain section 20 so that the output signal Vout is prevented from the occurrence of clipping includes a range of the level of the first signal V1 corresponding to the level of the input signal Vin within the predetermined input range.
      COPYRIGHT: (C)2011,JPO&INPIT
    • 要解决的问题:提供一种在抑制失真的同时增强体质感的技术。 解决方案:信号处理电路包括波形整形部分1A,其在输入信号的电平的绝对值在预定输入内时,对输入信号Vin施加小增益并产生波形形状的第一信号V1 范围,可变增益部分20,其在放大第一信号以产生输出信号Vout的同时调整第一信号V1的幅度,以及控制电路23,其控制可变增益部分20的增益,使得输出信号Vout为 防止发生剪辑。 控制电路23降低可变增益部分20的增益的第一信号V1的预定范围,使得防止输出信号Vout发生削波包括与第一信号V1对应的第一信号V1的电平的范围 输入信号Vin的电平在预定输入范围内。 版权所有(C)2011,JPO&INPIT
    • 5. 发明专利
    • Integrated circuit device, and electronic instrument
    • 集成电路设备和电子仪器
    • JP2009200829A
    • 2009-09-03
    • JP2008040437
    • 2008-02-21
    • Seiko Epson Corpセイコーエプソン株式会社
    • FUKUZAWA AKIHIROIMAI NOBUYUKIITO SATORU
    • H03F3/34H03F3/68H03G3/20H03G3/30H03M1/08
    • H03M1/1019H03F3/45475H03F3/45928H03F2200/405H03F2200/408H03F2203/45136H03F2203/45138H03F2203/45522H03F2203/45586H03F2203/45588H03M1/183
    • PROBLEM TO BE SOLVED: To provide an integrated circuit device capable of achieving offset adjustment or the like with high precision while suppressing an increase in a circuit scale, and to provide an electronic instrument. SOLUTION: The integrated circuit device has an amplifying circuit 10 including first to N-th amplifiers AM1 to AM3, an A/D converter 50, first to N-th offset adjusting registers RA1 to RA3 provided correspondingly to the first to N-th amplifiers AM1 to AM3 and storing first to N-th offset adjustment data, first to N-th D/A converters DAC1 to DAC3 provided correspondingly to the first to N-th amplifiers AM1 to AM3, first to N-th offset value storage units RV1 to RV3 storing first to N-th offset value data, and a control circuit 70 which finds the first to N-th offset adjustment data on the basis of the first to N-th offset value data and sets them in the first to N-th offset adjustment registers RA1 to RA3. COPYRIGHT: (C)2009,JPO&INPIT
    • 要解决的问题:提供一种能够在抑制电路规模的增加的同时以高精度实现偏移调整等的集成电路装置,并提供电子仪器。 解决方案:集成电路器件具有包括第一至第N放大器AM1至AM3的放大电路10,A / D转换器50,与第一至第N至第N个对应设置的第一至第N偏移调整寄存器RA1至RA3 第一放大器AM1至AM3并且存储第一至第N偏移调整数据,与第一至第N放大器AM1至AM3相对应地设置的第一至第N D / A转换器DAC1至DAC3,第一至第N偏移值 存储单元RV1至RV3存储第一至第N偏移值数据,以及控制电路70,其基于第一至第N偏移值数据找到第一至第N偏移调整数据,并将其设置在第一至第N偏移值数据中 到第N偏移调整寄存器RA1〜RA3。 版权所有(C)2009,JPO&INPIT
    • 9. 发明专利
    • センサ信号出力回路およびセンサ信号出力回路の調整方法
    • 传感器信号输出电路及调整传感器信号输出电路的方法
    • JP2015070481A
    • 2015-04-13
    • JP2013203847
    • 2013-09-30
    • 富士電機株式会社
    • 菅原 聡
    • H03G3/10H03G3/12H03F3/34
    • H03F3/45071G01K7/01H03F3/45475H03F3/45968H03G3/30H03G3/3005H03G3/3021H03F2200/261H03F2200/411H03F2200/78H03F2203/45522H03F2203/45528H03F2203/45591H03F2203/45594
    • 【課題】温度センサの出力信号をリニアリティ良く外部出力することのできるセンサ信号出力回路を提供する。 【解決手段】温度センサの出力信号を増幅するバッファアンプと、このバッファアンプの出力電圧を増幅する演算増幅器と、所定振幅の三角波信号を発生する発振器と、前記三角波信号と前記演算増幅器の出力電圧とを比較して該出力電圧に応じたパルス幅のPWM信号を生成するコンパレータとを具備する。そして前記演算増幅器のオフセット調整用抵抗を調整して第1の温度における前記バッファアンプの出力電圧と前記演算増幅器の入力端子電圧とを等しく設定した後、前記PWM信号のパルス幅が前記第1の温度において規定された第1のパルス幅となるように前記三角波信号の振幅を設定し、その後、前記第1の温度とは異なる第2の温度における前記PWM信号のパルス幅が前記第2の温度において規定された第2のパルス幅となるように前記演算増幅器のゲイン調整用抵抗を設定する。 【選択図】 図1
    • 要解决的问题:提供一种将温度传感器的输出信号线性地输出到外部的传感器信号输出电路。解决方案:传感器信号输出电路包括:缓冲放大器,用于放大温度传感器的输出信号; 用于放大缓冲放大器的输出电压的运算放大器; 用于产生预定幅度的三角形信号的振荡器; 以及用于比较运算放大器的三角形信号和输出电压并根据输出电压产生脉冲宽度的PWM信号的比较器。 在运算放大器的偏置调整电阻器被调整为将运算放大器的输入端子电压设定为与第一温度下的缓冲放大器的输出电压相等时,三角形信号的幅度被设定为使得 PWM信号变为在第一温度规定的第一脉冲宽度,之后,设置运算放大器的增益调节电阻器,使得在与第一温度不同的第二温度下的PWM信号的脉冲宽度变为第二脉冲宽度 在第二个温度下规定。
    • 10. 发明专利
    • Amplification circuit
    • 放大电路
    • JP2014099762A
    • 2014-05-29
    • JP2012250540
    • 2012-11-14
    • Fujitsu Ltd富士通株式会社
    • TSUNODA YUKITO
    • H03F1/34H01S5/042H03F3/19H03F3/45H03F3/68
    • H03F1/48H03F3/45085H03F2203/45521H03F2203/45522H03F2203/45722
    • PROBLEM TO BE SOLVED: To implement a wideband and high speed signal amplification.SOLUTION: An amplification circuit includes a grounded emitter amplification circuit 101 for amplifying an input signal, and a grounded emitter feedback circuit 102. The amplification circuit 101 is a differential amplification circuit 101 having a pair of transistors Tr1, Tr2 and having a pair of output lines outp, outn of normal and reverse phases, and the feedback circuit 102 has a pair of transistors Tr3, Tr4 and a pair of resistors 122, 123. A collector of one transistor Tr3 connected to the normal phase outp of the pair of output lines is connected with a base of the transistor Tr3, and a collector of the other transistor Tr4 connected to the reverse phase outn is connected with a base of the transistor Tr4.
    • 要解决的问题:实现宽带和高速信号放大。解决方案:放大电路包括用于放大输入信号的接地发射极放大电路101和接地发射极反馈电路102.放大电路101是差分放大电路 101具有一对晶体管Tr1,Tr2,并且在正常和反相之外具有一对输出线,并且反馈电路102具有一对晶体管Tr3,Tr4和一对电阻器122,123。 与晶体管Tr3的基极连接的连接到一对输出线的正常相位的一个晶体管Tr3连接到反向相位outn的另一个晶体管Tr4的集电极与晶体管Tr4的基极连接。