会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 63. 发明专利
    • Itsofvc2 application monitor
    • JP2008542941A
    • 2008-11-27
    • JP2008515283
    • 2006-06-06
    • エセブス・グループ・リミテッド
    • ウィリアムソン,スチュアートブレスリン,アンソニーホックフィールド,バリー・シム
    • G06F3/08G06F21/50G06F21/55G06F21/77G06K19/073G07F7/10
    • G06F21/50G06F21/55G06F21/77G06Q20/341G06Q20/3576G07F7/082G07F7/1008
    • この発明は、オンデバイスファイルシステムが少なくとも1つのオフデバイスITSOアプリケーションとインターフェースすることを可能にする、ファイルシステムとオペレーティングソフトウェアを運ぶITSOスキームにおける使用のための、プログラム可能スマートカードを有するITSOベースのスマートカードシステムを提供する。
      インターフェースで、オフデバイスITSOアプリケーションはオンデバイスファイルシステムにおけるデータをアクセスおよび/または変更することを許可される。 プログラム可能スマートカードデバイスは、オンデバイスファイルにおけるデータをアクセスおよび/または変更する際に、オフラインアプリケーションによって実行される一連の操作をモニタし、そして一連の操作が所定の基準を満たさない場合、データへの更なるアクセスまたは変更を制限または防止することを操作可能なモニタリング手段を有する。 モニタリング手段は多数の状態のうち1つにセットされることが可能なステートエンジンを好ましくは有し、少なくともそのうち1つは誤り状態であり、誤り状態においては一連の操作が再スタートされるまで、いくつかのまたは全てのオンデバイスファイルにおけるデータへの更なる変更が防止される。 システムはまた、インターフェースデバイスとスマートカードデバイスの相互結合が、インターフェースデバイスに、プログラム可能スマートカードデバイスによって運ばれるデータをアクセスおよび/または変更するために実行される一連の操作の間、データおよび/またはコマンドの暗号化/または復号化において使用されるセッションキーを生成させるものでも良い。 前記プログラム可能スマートカードデバイス上のデータを変更するための一連の操作の完了は、インターフェースデバイスに、新しいセッションを開き、第2のセッションキーを生成し、要求されたデータが前記意図された一連の操作に従って変更されていたことを検査するために前記第2のセッションキー使用することが好ましい。 この発明はこのように不正に対するより良い保護と共にITSOベースのシステムを提供することを可能にする。
    • 64. 发明专利
    • Components for security module
    • JP2008502039A
    • 2008-01-24
    • JP2007513964
    • 2005-06-02
    • ナグラカード エス. アー.
    • クデルスキ,アンドレ
    • G06K19/10G06K19/00G07F7/10G11C16/04
    • G07F7/1008G06Q20/341G07F7/082
    • 本発明の目的は、タスク又はプロセッサの正常な進行を妨げる外部信号により単数又は複数の暗号化プロセッサの不正な制御を阻止するチップカードのセキュリティを最適な方法で向上させることである。 本発明の目的は、プログラムメモリROM A、ROM Bと、データを含んだプログラム可能かつ消去可能で不揮発性のメモリ(EEPOROM)EEPROM A、EEPROM Bと、処理中のデータの一時的保存に用いるランダムアクセスメモリ(RAM)RAM A、RAM Bとにそれぞれ接続される少なくとも2つのプロセッサCPU A、CPU Bを備え、第1プロセッサCPU AがICコンポーネントの外部とのインタフェースバスを有するセキュリティモジュールのICコンポーネントであって、第2プロセッサCPU Bが交換用メモリDPRを介して第1プロセッサCPU Aに接続され、第1プロセッサCPU Aのプログラム可能かつ消去可能で不揮発性のメモリEEPROM Aが前記第1プロセッサCPU Aにとって読取り専用Rアクセスであり、第2プロセッサCPU Bが第1プロセッサCPU Aのプログラム可能かつ消去可能で不揮発性のメモリEEPROM Aへの読取り及び書込みR/Wアクセスを有することを特徴とするコンポーネントにより達成される。
      【選択図】 図1