会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 3. 发明公开
    • Processeur numérique d'images échographiques, à interpolation
    • Digitaler Prozessor mit derFähigkeitzur Interpolationfürechographische Abbildungen。
    • EP0230158A1
    • 1987-07-29
    • EP86402411.2
    • 1986-10-28
    • UNIVERSITE RENE DESCARTES (PARIS V)
    • Richard, Bruno
    • G01S7/52G01S7/62
    • G01S7/531G01S7/52044G01S7/52063
    • Le processeur permet de fournir, à partir d'une mémoire d'image contenant des échantillons successifs du signal d'écho suivant plusieurs lignes d'exploration, des signaux destinés à un organe de visualisation (14) à balayage de type télévision. Pour cela la mémoire d'image (20) comporte plusieurs pages de mémoire accessibles simultanément et organisées en rangées et colonnes, chacune des colonnes contenant tous les échantillons d'une même ligne d'exploration et les rangées correspondant chacune à des échantillons ayant le même retard d'échantillonnage par rapport à l'emission, les échantillons étant répartis entre pages de façon que quatre points constituant un même voisinage autour d'un pixel reconstruit soient dans quatre pages différentes. Le processeur comporte encore un calculateur d'adresses (22) permettant de déterminer, pour chaque pixel à reconstruire les adresses des quatre échantillons du voisinage et un opérateur d'interpolation (48) permettant de déterminer la valeur du pixel à partir des quatre échantillons. Cet opérateur permet de choisir le format de visualisation et de compenser l'atténuation en profondeur sur les échantillons mémorisés.
    • 1.一种用于处理用于形成图像的回波样本的数字处理器,包括:图像存储器(20),包括适于同时访问并被组织为行和列的多个存储器页面,每个列包含相同扇区的所有样本 扫描线和对应于相对于传输具有相同采样延迟的样本的行中的每一行,样本如此分布在页面之间,构成与重建像素相邻的四个点在四个不同的页面中; 一个地址计算机(22),用于为每个待重构的像素确定属于矩形显示矩阵的存储器中四个相邻采样的地址; 用于确定来自四个相邻样本的像素的值的插值运算符(48) 以及用于向所述操作者的输出信号施加响应于所述采样延迟,从而对所述采样深度作出响应的校正的装置(60),其特征在于,所述装置被布置成校正所引起的衰减量 对样品响应其深度,并且所述装置修改操作者的输出信号。
    • 9. 发明授权
    • Digital scan converter
    • 数字扫描转换器
    • US4220969A
    • 1980-09-02
    • US934058
    • 1978-08-15
    • Kazuhiko Nitadori
    • Kazuhiko Nitadori
    • G01S7/298G01S7/52G01S7/531G06F1/02G06F7/548H04N5/02
    • G01S7/298G01S7/5206G01S7/531
    • There is disclosed a visual scan converter which accepts digitalized video data in a polar coordinates system from a source such as a radar receiver, a sonar, or an ultrasonic imaging system, and converts the data format to make it suitable for presentation on a cathode ray tube in a standard television or other orthogonal raster at flicker free rates. The input data in a polar coordinates system is first stored in a digital memory, which is read with the orthogonal coordinates system. In reading said digital memory, an orthogonal address generated by a raster address generator is converted to a polar address, which is applier applied to said digital memory. An interpolation is performed for the outputs of the digital memory.
    • 公开了一种视觉扫描转换器,其从诸如雷达接收器,声纳或超声波成像系统的源接收极坐标系统中的数字化视频数据,并且转换数据格式使其适合于在阴极射线 以标准电视或其他正交光栅以无闪烁速率管。 首先将极坐标系中的输入数据存储在数字存储器中,该数字存储器用正交坐标系读出。 在读取所述数字存储器时,由光栅地址生成器生成的正交地址被转换为极地址,该地址是应用于所述数字存储器的施加器。 对数字存储器的输出执行内插。
    • 10. 发明授权
    • Acoustic display generator
    • 声音显示发生器
    • US5091721A
    • 1992-02-25
    • US289161
    • 1988-12-22
    • Alfred S. Hamori
    • Alfred S. Hamori
    • G06F3/153G01S7/531G01S7/62G06T11/00G09G5/393G10L11/00G10L11/02G10L15/04
    • G01S7/531G09G5/393
    • A display generator (23) which converts acoustic sensor data stored in a bulk memory (19) into data which is displayed on a raster-type monitor. The display generator (23) provides for pixel processing and manipulation capabilities supported by a pixel formatter (65), a pixel mover (69), and an acoustic controller (57) with local memory (55). The display generator (23) converts acoustic data from a predetermined sensor format into a variety of display formats compatible with the raster-type monitor. The acoustic controller is a pixel build algorithm processor used to initialize and monitor the display generator (23) in real time. It provides for pixel address generation to construct the images in the bit mapped memory (25). The formatter (65) is an independent processor having its own controller and control algorithm processor which provides for parallel processing of the data in parallel with and independent from the operations of the pixel mover (69) and controller (57). Consequently, the display generator (23) provides for parallel pipelining of data from the bulk memory (19) to the bit mapped memory (25). The display generator (23) also permits rapid updates of the displayed image without reconstructing the entire image utilizing the pixel mover (69). The pixel mover (69) updates selected areas of the image stored in the bit mapped memory (25) by operating on multiple pixels at a time, in particular, multiple blocks of pixels comprising sixteen pixels each.