会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 82. 发明公开
    • 협력 통신 네트워크에서의 복수의 기지국과 단말 간 상하향링크 동기 획득 방법 및 장치
    • 移动通信网与移动通信网中至少一个基站之间上行和下行链路同步的获取方法和方法
    • KR1020140001567A
    • 2014-01-07
    • KR1020120069449
    • 2012-06-27
    • 한국전자통신연구원
    • 김준우박형숙이훈방승재박윤옥
    • H04W56/00H04J11/00
    • H04W56/001H04W48/20H04W56/00H04W56/005H04B7/024
    • When it is worried that an ISI might occur since the downlink synchronization has an error, a terminal receives a ranging response from a base station, modifies the downlink synchronization, and thus the uplink synchronization can be obtained. In a cooperative communication network, an up-down link synchronization acquiring/modifying method capable of effectively preventing the disagreement in signal transmission synchronization of base stations, over-attenuation of transmitted signals, or interference between symbols due to a delay because of the difference between reflection route. [Reference numerals] (AA) Terminal; (BB) Base station 1; (CC) Base station 2; (DD) Base node; (EE) Transmit simultaneous; (S101) Transmit preamble; (S102) Obtain downlink synchronization; (S103) Transmit a ranging signal; (S104) Determine whether to join cooperative communication; (S105) Transmit a ranging response; (S106) Select a service base station; (S107) Deliver a gathered ranging response; (S108) Transmit a gathered ranging response; (S109) Cooperative communication mode?; (S110) Maintain downlink synchronization; (S111,S114) Obtain uplink synchronization; (S112) Is there a smaller timing offset value?; (S113) Modify downlink synchronization
    • 当担心由于下行链路同步具有错误而可能发生ISI时,终端从基站接收测距响应,修改下行链路同步,因此可以获得上行链路同步。 在合作通信网络中,能够有效地防止基站的信号传输同步中的不一致,发射信号的过度衰减或由于延迟导致的符号之间的干扰的上下行链路同步获取/修改方法, 反射路线。 (附图标记)(AA)端子; (BB)基站1; (CC)基站2; (DD)基节点; (EE)同时发送; (S101)发送前同步码; (S102)获取下行同步; (S103)发送测距信号; (S104)确定是否加入合作交流; (S105)发送测距响应; (S106)选择服务基站; (S107)提供收集的测距响应; (S108)发送收集的测距响应; (S109)合作通信模式? (S110)维护下行同步; (S111,S114)获取上行同步; (S112)是否有较小的定时偏移值? (S113)修改下行同步
    • 83. 发明公开
    • 기지국, 기지국의 셀 관리 방법, 기지국의 신호 검출 방법, 단말 및 단말의 송신 방법
    • 基站,用于管理小区的方法,用于检测信号的方法,终端及其发送信号的方法
    • KR1020100106936A
    • 2010-10-04
    • KR1020100026242
    • 2010-03-24
    • 한국전자통신연구원
    • 방승재이훈박윤옥
    • H04W28/16H04W16/04H04W28/02
    • H04W28/16H04W16/04H04W28/02
    • PURPOSE: A base station, a method for managing a cell, a method for detection a signal, a terminal and a method for transmitting a signal thereof are provided to improve the performance of a terminal positioned at a cell boundary of a mobile communication system and prevent the terminal from operating as interference to a neighboring cell. CONSTITUTION: A base station(100) allocates a resource to a terminal and transmits and receives data to and from the terminal. A receiver(111) receives information an environment of the terminal from the terminal positioned at the boundary between cells. A serving base station and a neighbor base station transmit and receive signals to and from each other through a backbone network. A resource allocator(113) allocates the resource to the terminal on the basis of the allocation information received from the neighbor base station. A signal detector(114) receives the signals from the terminal positioned at the cell boundary and another terminal positioned in the cell and then detects a transmission signal of the terminal by removing the reception signal from the terminal. The signal detector uses joint detection.
    • 目的:提供基站,用于管理小区的方法,用于检测信号的方法,终端及其发送信号的方法,以提高位于移动通信系统的小区边界处的终端的性能,以及 防止终端作为对相邻小区的干扰而起作用。 构成:基站(100)向终端分配资源,并向终端发送数据和从终端接收数据。 接收机(111)从位于小区之间的边界处的终端接收终端的环境的信息。 服务基站和邻近基站通过骨干网络彼此发送和接收信号。 资源分配器(113)根据从邻近基站接收到的分配信息向终端分配资源。 信号检测器(114)接收来自位于小区边界的终端的信号和位于小区中的另一个终端,然后通过从终端去除接收信号来检测终端的发送信号。 信号检测器采用联合检测。
    • 85. 发明授权
    • 댁내망 유선 모뎀을 위한 아날로그 선처리 장치
    • HomePNA调制解调器的模拟预处理设备
    • KR100533913B1
    • 2005-12-06
    • KR1020030013511
    • 2003-03-04
    • 한국전자통신연구원
    • 이훈강헌식김종원송규상
    • H04L12/20
    • 댁내망 유선 모뎀을 위한 아날로그 선처리 장치가 개시된다. 디지털 인터페이스 레지스터부는 물리계층 모뎀에서 신호처리된 디지털 데이터를 수신하고, 전화선을 통해 수신된 수신신호에 대응하는 디지털신호를 물리계층 모뎀으로 전달한다. 송신부는 디지털 인터페이스 레지스터부로부터 입력된 디지털 데이터를 아날로그 신호로 변환하고, 변환된 아날로그 신호의 크기변화를 보정한 후 신호 크기의 변화가 보정된 아날로그 신호에서 소정의 대역에 존재하는 신호를 제거하고, 필터링된 아날로그 신호의 크기 및 임피던스를 전송선로와 정합하여 외부로 출력한다. 수신부는 전화선을 통해 입력되는 수신신호에 존재하는 전송선로에 의한 신호크기의 왜곡을 보정하고, 보정된 수신신호의 이득을 조절하고 안티 엘리어싱 필터링을 수행한 후 디지털 신호로 변환하여 디지털 인터페이스 레지스터를 통해 물리계층 모뎀으로 전송한다. 본 발명에 따르면, 댁내 전화선로를 이용하여 최고 150m 거리에 최대 4~32Mbps 패킷 데이터 전송을 가능하게 하는 HomePNA 2.0 모뎀의 아날로그 선처리 기능을 수행할 수 있다.
    • 86. 发明公开
    • EPON 망에서의 효율적인 FEC 운용 제어 방법
    • EPON有效配置方法的方法
    • KR1020050062339A
    • 2005-06-23
    • KR1020040033066
    • 2004-05-11
    • 한국전자통신연구원
    • 이훈유태환이형호
    • H04L12/28
    • 본 발명에 의한 FEC 운용 제어 방법은 OLT와 ONU간에 송수신되며 FEC 수행여부를 지시하는 FEC 프레임 식별자, 데이터, FEC 기능을 제공할 수 있음을 지시하는 제1플래그, 그리고 현재 프레임을 FEC 인코딩할 것을 요구하는 제2플래그를 포함하는 FEC 프레임을 구성하는 단계; FEC 기능을 비활성화하는 것으로 OLT를 초기화하는 단계; ONU로부터 수신하는 FEC 프레임 식별자를 기초로 상기 ONU가 FEC 운용을 요구하는지 판단하는 단계; 상기 ONU가 FEC 운용을 요구하는 경우에는 IPG stretching 을 수행하는 단계; 및 상위계층으로부터 PCS 부계층으로 입력되는 프레임의 제2플래그를 기초로 FEC 인코딩을 수행하여 ONU로 송신하는 단계;를 포함하는 것을 특징으로 하며, EPON 망에서 광 링크의 품질에 따라 RTT를 변화시키지 않고 ONU 및 OLT의 FEC 운용을 효과적으로 제어할 수 있으며, 결과적으로 FEC가 필요한 경우에만 사용하도록 함으로써 링크 관리를 용이하도록 하고, 불필요한 FEC 사용으로 인한 약 35% 정도의 과도한 throughput 감소를 방지할 수 있다.
    • 87. 发明授权
    • 다중 밴드 모뎀의 클럭 분배장치
    • 다중밴드모뎀의클럭분배장치
    • KR100440569B1
    • 2004-07-21
    • KR1020010082099
    • 2001-12-20
    • 한국전자통신연구원
    • 이훈고제수유태환
    • H04L7/00
    • H04L5/06G06F1/10H03L7/06H04L7/02
    • A clock distribution device for a multiband modem which is capable of recovering a clock from a received signal of a highest-performance one of multiple bands and applying the recovered clock for clocks of the other bands. The clock distribution device recovers a clock from a received signal and distributes the recovered clock to multiple bands. That is, the clock distribution device is adapted to recover a symbol clock or sampling clock of a certain band from a received multiband signal, generate a high-frequency clock on the basis of the recovered clock, generate a highest-frequency clock among clocks necessary to each of the multiple bands on the basis of the generated high-frequency clock, and generate and distribute all the clocks necessary to each of the multiple bands on the basis of the generated highest-frequency clock.
    • 一种用于多频带调制解调器的时钟分配装置,它能够从多个频带中性能最好的一个频带的接收信号中恢复时钟,并将恢复的时钟用于其它频带的时钟。 时钟分配设备从接收到的信号中恢复时钟,并将恢复的时钟分配到多个频段。 也就是说,时钟分配装置适用于从接收的多频带信号中恢复某个频带的符号时钟或采样时钟,基于恢复的时钟生成高频时钟,在需要的时钟之中生成最高频率的时钟 基于所生成的高频时钟向多个频带中的每个频带分配多个频带,并基于生成的最高频率时钟生成并分配多个频带中的每个频带所需的所有时钟。
    • 88. 发明公开
    • 댁내망 유선 모뎀을 위한 아날로그 선처리 장치
    • HOMEPNA 2.0模式的模拟预处理设备
    • KR1020040057039A
    • 2004-07-01
    • KR1020030013511
    • 2003-03-04
    • 한국전자통신연구원
    • 이훈강헌식김종원송규상
    • H04L12/20
    • H04L12/2834H04L12/2898H04M11/062
    • PURPOSE: An analog preprocessing apparatus for HomePNA 2.0 modems is provided to optimize each function block to HomePNA 2.0, to precisely execute gain control by installing two gain controllers in a receiving part, and to control all the functions in real time by installing a register-controlled user control interface. CONSTITUTION: An analog preprocessing apparatus(100) comprises a digital interface register(112), a transmitting part(110), a receiving part(130), a clock generation part(150), and a bias circuit part(160). The digital interface register(112) interfaces the analog preprocessing apparatus(100) with an external control circuit or a modem physical layer. The transmitting part(110) consists of a DA converter(114), a buffer(116), a gain controller(118), a low pass filter(120), and a line driver(122). The receiving part(130) contains an echo canceller(132), gain controllers(134,138), a low pass filter(136), and a 10-bit AD converter(140). The clock generation part(150) supplies sampling clocks to the DA converter(114) and the AD converter(140) using the clocks provided from an external 64MHz crystal oscillator. The bias circuit part(160) generates reference voltage or reference current necessary for the analog blocks of the analog preprocessing apparatus(100).
    • 目的:提供HomePNA 2.0调制解调器的模拟预处理设备,以优化HomePNA 2.0的每个功能块,通过在接收部分安装两个增益控制器来精确地执行增益控制,并通过安装寄存器来实时控制所有功能, 受控用户控制界面。 构成:模拟预处理装置(100)包括数字接口寄存器(112),发送部分(110),接收部分(130),时钟产生部分(150)和偏置电路部分(160)。 数字接口寄存器(112)将模拟预处理装置(100)与外部控制电路或调制解调器物理层接口。 发射部分(110)由DA转换器(114),缓冲器(116),增益控制器(118),低通滤波器(120)和线路驱动器(122)组成。 接收部分(130)包含回声消除器(132),增益控制器(134,138),低通滤波器(136)和10位AD转换器(140)。 时钟发生部分(150)使用从外部64MHz晶体振荡器提供的时钟向DA转换器(114)和AD转换器(140)提供采样时钟。 偏置电路部分(160)产生模拟预处理装置(100)的模拟块所需的参考电压或参考电流。
    • 89. 发明授权
    • 초고속 디지털 가입자망의 등화 시스템 및 그 방법
    • 时域均衡器系统和使用VDSL级联滤波器的方法
    • KR100348903B1
    • 2002-08-14
    • KR1019990062432
    • 1999-12-27
    • 한국전자통신연구원
    • 이훈유태환김정학이정진
    • H04L27/01
    • H04L27/2647H04L25/03178
    • 본발명은 DMT(Discrete Multi-Tone) 변복조방식을사용하는초고속디지털가입자망(VDSL) 전송시스템에사용하는시간영역등화기(TEQ : Time domain Equalizer)에관한것으로서, 하드웨어양을효과적으로줄이고, 비대칭디지털가입자망(ADSL) 전송시스템과호환성을보장하는시간영역등화기를제공한다. 이러한본 발명에따른초고속디지털가입자망전송시스템의신호대역별시간영역등화기설계방법은, 송신단에서는전체신호대역을적어도 2의신호대역으로나누고, 상기나누어진각각의신호대역을변조한후 전송하고, 수신단에서는상기전송된각각의신호대역을채널임펄스응답길이를줄이는알고리즘에적용하여각각의신호대역별시간영역등화기를구한후 이들을직렬연결한다. 여기서, 상기전체신호대역을저주파신호대역과고주파신호대역으로나누고, 상기저주파신호대역은고주파신호대역에비해적게할당하며, 바람직하게는저주파신호대역이비대칭디지털가입자망에서사용하는신호대역을포함하도록한다.
    • 90. 发明公开
    • 다기능 파형정형필터
    • 多功能波形形状滤波器
    • KR1020020040262A
    • 2002-05-30
    • KR1020000070262
    • 2000-11-24
    • 한국전자통신연구원
    • 이훈유태환
    • H03H17/00
    • H03H17/02H03H17/0226H03H17/0291H03H17/0621H03H21/0012
    • PURPOSE: A multi-functional waveform shaping filter is provided to perform a function of a digital waveform shaping filter and a function of a matching filter by forming the digital waveform shaping filter and the matching filter with one hardware. CONSTITUTION: An Nx1 multiplexer is operated in a speed corresponding to N times of a symbol input speed. The Nx1 multiplexer is used for outputting selectively one tab coefficient from tab coefficients of N number. A multiplier is used for multiplying tab coefficients outputted from the Nx1 multiplexer by an input symbol. A word of the multiplier for multiplying an outer angle tap coefficient by a symbol is larger than the word of a multiplier for multiplying symbols by center tap coefficients. The number of the multiplier is reduced to 1/N number. An adder is used for adding symmetrical values to each other and providing the added value to the multiplier.
    • 目的:通过用一个硬件形成数字波形整形滤波器和匹配滤波器,提供了一个多功能波形整形滤波器来执行数字波形整形滤波器的功能和匹配滤波器的功能。 构成:Nx1多路复用器以对应于符号输入速度的N倍的速度运行。 Nx1多路复用器用于从N数的制表系数中选择性地输出一个制表系数。 乘法器用于将从Nx1多路复用器输出的标签系数乘以输入符号。 将外角抽头系数乘以符号的乘法器的字大于乘以符号乘以中心抽头系数的乘法器的字。 乘数减少到1 / N数。 加法器用于将对称值相加并将乘积值提供给乘法器。