会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 82. 发明公开
    • 부호분할다중접속 통신시스템에서 공통패킷채널 사용에따른 혼잡도 측정방법
    • 在CDMA通信系统中使用通用分组通道测量相关速率的方法
    • KR1020010090786A
    • 2001-10-19
    • KR1020010018925
    • 2001-04-10
    • 삼성전자주식회사
    • 최성호박성일최호규이현우정기호
    • H04B17/00
    • H04W52/325H04W24/10H04W28/18H04W48/12H04W52/12H04W52/143H04W52/146H04W52/322H04W52/50H04W52/58H04W74/002H04W74/008H04W74/0833
    • PURPOSE: A method for measuring a congestion rate dependent on the use of common packet channels in a CDMA communication system is provided to transmit a message through a common channel and to offer a downlink acquisition notification channel to receive acquisition notification channels at a low congestion rate. CONSTITUTION: A multiplier(1711) multiplies the input of an AD converter by a pilot channel spreading code(Wp), despreads it, and inputs it to a channel estimator(1713) that estimates the size and phase of a downlink channel. A multiplier(1717) multiplies an input signal by an AICH(access preamble Acquisition Indicator CHannel) Walsh spreading code. An accumulator(1719) accumulates the output of the multiplier(1717) for a given symbol period and outputs a despreaded symbol. The despreaded AICH symbol is multiplied by the complex conjugate of the output of the channel estimator(1713) at a complex conjugator(1715), and then demodulated. The demodulated symbol is inputted to a location converter(1723). A multiplier(1727) multiplies the output of the location converter(1723) by a mask output from a mask generator(1725) and outputs it to an FHT(Fast Hadamard Transform) converter(1729). The FHT converter(1729), receiving the output of the multiplier(1727), outputs signal size for each signature.
    • 目的:提供一种在CDMA通信系统中根据公用分组信道使用测量拥塞率的方法,用于通过公共信道发送消息,并提供下行链路采集通知信道,以低拥塞率接收采集通知信道 。 构成:乘法器(1711)将AD转换器的输入乘以导频信道扩展码(Wp),对其进行解扩,并将其输入到估计下行链路信道的大小和相位的信道估计器(1713)。 乘法器(1717)将输入信号乘以AICH(接入前导采样指示符信道)沃尔什扩频码。 累加器(1719)对于给定的符号周期积累乘法器(1717)的输出,并输出解扩符号。 所解码的AICH符号乘以复共轭(1715)处的信道估计器(1713)的输出的复共轭,然后被解调。 解调的符号被输入到位置转换器(1723)。 乘法器(1727)将位置转换器(1723)的输出乘以掩码发生器(1725)输出的掩码,并将其输出到FHT(Fast Hadamard Transform)转换器(1729)。 接收乘法器(1727)的输出的FHT转换器(1729)输出每个签名的信号大小。
    • 83. 发明公开
    • 비동기 부호분할다중접속 통신시스템의 역방향 동기 전송방식에 대한 직교부호 할당장치 및 방법
    • 正交代码分配设备与异步CDMA同步通信系统的异步传输类型及其方法
    • KR1020010076319A
    • 2001-08-11
    • KR1020010002711
    • 2001-01-17
    • 삼성전자주식회사
    • 최성호박창수김재열박성일정기호곽용준이국희이현우최호규
    • H04J13/20
    • H04J13/20H04B1/707H04B2201/70726H04J13/0044
    • PURPOSE: An orthogonal code allocating apparatus as to an inverse direction synchronous transmission type of an asynchronous CDMA communication system and a method thereof are provided to allocate an orthogonal code using a data channel having a variable data rate and a control channel corresponding to the data channel and efficiently manage a limit orthogonal code resource. CONSTITUTION: A memory device(114) stores the 2m-1 numbers of spreading factor nodes arranged as trees having a mother-node and child-nodes. An input device receives one spreading factor node from a radio network(RN). An OVSF(Orthogonal Variable Spreading Factor) code generator searches a group including the received spreading factor node to select a node of one data portion among the spreading factor node and its child-nodes from the searched group, and selects a spreading factor node of a control portion. An OVSF code generator(115) generates a dedicated physical data channel and a dedicated physical control channel corresponding to spreading factor nodes of the selected data portion and control portion. A dedicated data channel spreader spreads a signal of the dedicated physical data channel using an orthogonal code of the generated data portion. A dedicated control channel spreader spreads a signal of the dedicated control channel using an orthogonal code of the generated control portion.
    • 目的:提供一种关于异步CDMA通信系统的逆向同步传输类型的正交码分配装置及其方法,用于使用具有可变数据速率的数据信道和与数据信道相对应的控制信道来分配正交码 并有效地管理极限正交码资源。 构成:存储装置(114)存储布置为具有母节点和子节点的树的2m-1个扩频因子节点数。 输入设备从无线电网络(RN)接收一个扩展因子节点。 OVSF(正交可变扩频因子)码发生器搜索包括接收到的扩频因子节点的组,从搜索到的组中选择扩展因子节点及其子节点中的一个数据部分的节点,并选择一个扩展因子节点 控制部分。 OVSF代码生成器(115)产生与所选择的数据部分和控制部分的扩展因子节点对应的专用物理数据信道和专用物理控制信道。 专用数据信道扩展器使用生成的数据部分的正交码来扩展专用物理数据信道的信号。 专用控制信道扩展器使用所生成的控制部分的正交码来扩展专用控制信道的信号。
    • 84. 发明授权
    • 무선 헤드폰용 뮤트장치
    • 无线耳机静音电路
    • KR100224697B1
    • 1999-10-15
    • KR1019970011824
    • 1997-03-31
    • 삼성전자주식회사
    • 이정인정기호추우승
    • H04R3/00
    • 무선 헤드폰용 뮤트장치를 개시한다.
      이는 소정의 주기를 갖는 클럭 펄스를 발생하는 클럭발생기(100); 상기 클럭발생기(100)로부터 출력된 신호를 입력신호로 하여 1/128, 1/256, 1/512 분주 신호를 출력하는 제1카운터(102); 상기 제1카운터(102)로부터 출력된 신호를 소정의 시간 간격동안 지연시키는 지연기(104); 상기 지연기(104)로부터 출력된 신호의 폴링에지(falling edge)를 검색하는 폴링에지 검색기(106); 펄스폭변조된 신호를 입력하여 T 플립플롭핑시키는 T 플립플롭(108); 상기 폴링에지 검색기(106)로부터 출력된 신호를 제어신호로 하여 입력되는 신호를 카운팅 디코딩하는 제2카운트 디코더(110); 상기 제1카운터(102)로부터 출력된 1/128분주 신호와 상기 T 플립플롭(108)으로부터 출력된 신호와 상기 제2카운트 디코더(110)로부터 출력된 신호를 입력신호로 하여 논리곱을 수행하는 제1논리곱게이트(112); 상기 폴링에지 검색기(106)로부터 출력된 신호를 제어신호로 하고 상기 제1논리곱게이트(112)로부터 출력된 신호를 입력신호로 하여 카운팅을 수행하여 상기 제2카운트 디코더(110)로 출력하는 제2카운터(114); 상기 제2카운트 디코더(110)로부터 출력된 신호와 상기 제1카운터(102)로부터 출력된 1/512 분주신호를 입력신호로 하여 업(up) 신호와 다운(down) 신호를 출력하는 D 플립플롭(116); 상기 제1카운터(102)로부터 출력된 1/256 분주 신호와 상기 D 플립플롭(116)으로부터 출력된 업 신호와 제1카운트 디코더(124)로부터 출력되는 ALL '1' 신호를 입력신호로 하여 논리곱을 수행하는 제2논리곱 게이트(118); 상기 제1카운터(102)로부터 출력된 1/256 분주 신호와 상기 D 플립플롭(116)으로부터 출력된 다운 신호와 제1카운트 디코더(124)로부터 출력되는 ALL '0' 신호를 입력신호로 하여 논리곱을 수행하는 제3논리곱 게이트(120); 상기 제2논리곱 게이트(118) 및 제3논리곱 게이트(120)의 출력신호를 입력신호로 하여 업/다운 카운팅을 수행하는 제3카운터(122); 상기 제3카운터(122)로부터 출력되는 신호와 상기 제1카운터(102)로부터 출력된 1/256 분주 신호를 입력신호로 하여 카운팅 디코딩을 수행하는 제1카운트 디코더(124); 및 상기 제1카운트 디코더(124)로부터 출력되는 세트 신호와 리세트 신호를 입력신호로 하여 플립플롭핑 하여 뮤팅신호를 출력하는 SR 플립플롭(126)을 포함한다.
      따라서, 수신되는 오디오 신호가 잡음일 때 자동적으로 수신되는 신호를 차단하는 효과를 제공한다.
    • 86. 发明公开
    • 무선 헤드폰용 뮤트장치
    • 用于无线耳机的静音设备
    • KR1019980075583A
    • 1998-11-16
    • KR1019970011824
    • 1997-03-31
    • 삼성전자주식회사
    • 이정인정기호추우승
    • H04R3/00
    • 무선 헤드폰용 뮤트장치를 개시한다.
      이는 소정의 주기를 갖는 클럭 펄스를 발생하는 클럭발생기(100); 상기 클럭발생기(100)로부터 출력된 신호를 입력신호로 하여 1/128, 1/256, 1/512 분주 신호를 출력하는 제1카운터(102); 상기 제1카운터(102)로부터 출력된 신호를 소정의 시간 간격동안 지연시키는 지연기(104); 상기 지연기(104)로부터 출력된 신호의 폴링에지(falling edge)를 검색하는 폴링에지 검색기(106); 펄스폭변조된 신호를 입력하여 T 플립플롭핑시키는 T 플립플롭(108); 상기 폴링에지 검색기(106)로부터 출력된 신호를 제어신호로 하여 입력되는 신호를 카운팅 디코딩하는 제2카운트 디코더(110); 상기 제1카운터(102)로부터 출력된 1/128분주 신호와 상기 T 플립플롭(108)으로부터 출력된 신호와 상기 제2카운트 디코더(110)로부터 출력된 신호를 입력신호로 하여 논리곱을 수행하는 제1논리곱게이트(112); 상기 폴링에지 검색기(106)로부터 출력된 신호를 제어신호로 하고 상기 제1논리곱게이트(112)로부터 출력된 신호를 입력신호로 하여 카운팅을 수행하여 상기 제2카운트 디코더(110)로 출력하는 제2카운터(114); 상기 제2카운트 디코더(110)로부터 출력된 신호와 상기 제1카운터(102)로부터 출력된 1/512 분주신호를 입력신호로 하여 업(up) 신호와 다운(down) 신호를 출력하는 D 플립플롭(116); 상기 제1카운터(102)로부터 출력된 1/256 분주 신호와 상기 D 플립플롭(116)으로부터 출력된 업 신호와 제1카운트 디코더(124)로부터 출력되는 ALL '1' 신호를 입력신호로 하여 논리곱을 수행하는 제2논리곱 게이트(118); 상기 제1카운터(102)로부터 출력된 1/256 분주 신호와 상기 D 플립플롭(116)으로부터 출력된 다운 신호와 제1카운트 디코더(124)로부터 출력되는 ALL '0' 신호를 입력신호로 하여 논리곱을 수행하는 제3논리곱 게이트(120); 상기 제2논리곱 게이트(118) 및 제3논리곱 게이트(120)의 출력신호를 입력신호로 하여 업/다운 카운팅을 수행하는 제3카운터(122); 상기 제3카운터(122)로부터 출력되는 신호와 상기 제1카운터(102)로부터 출력된 1/256 분주 신호를 입력신호로 하여 카운팅 디코딩을 수행하는 제1카운트 디코더(124); 및 상기 제1카운트 디코더(124)로부터 출력되는 세트 신호와 리세트 신호를 입력신호로 하여 플립플롭핑 하여 뮤팅신호를 출력하는 SR 플립플롭(126)을 포함한다.
      따라서, 수신되는 오디오 신호가 잡음일 때 자동적으로 수신되는 신호를 차단하는 효과를 제공한다.
    • 87. 发明授权
    • 역양자화부의 메모리 어드레싱을 이용한 역스캔 및 런-길이 복호장치
    • 使用DCT的存储器地址进行反向扫描和运行长度代码的解码器
    • KR100147617B1
    • 1998-09-15
    • KR1019950000950
    • 1995-01-20
    • 삼성전자주식회사
    • 김제원이성원정기호박재현
    • H04N19/94
    • 본 발명은 역양자화부의 메모리 어드레싱을 이용한 역스캔 및 런-길이 복호장치를 공개한다. 그 장치는 동화상 부호화장치에서 런신호, 부호신호 및 계수값을 입력하여 이산코사인변환(이하 DCT)계수를 출력하는 역양자화부에서, 런신호를 입력후 축적하여 축적된 수만큼 어드레스를 증가하도록 하는 제1제어신호를 발생하는 어드레스제어수단과, 동화상 부호화장치에서 DCT계수들이 스캔되는 순서의 역순으로 어드레스들을 저장하고, 제1제어신호에 제어되어 저장된 순서대로 어드레스를 출력하는 스캔 테이블수단과, 스캔 테이블수단의 출력에 제어되어 양자화메트릭스 값들을 출력하는 양자화테이블수단과, 부호신호 및 계수값과 양자화메트릭스 값을 입력하여 DCT계수들을 복호화하는 계수복호수단과, DCT블럭의 계수들을 출력하고, 런-길이 복호를 수행하기 위해, 입력전에 소정의 수로 패딩(Padding)되어 있고 스캔 테이블수단의 출력에 제어� �어 계수복호수단의 출력을 저장하는 출력버퍼수단을 구비하는 것을 특징으로 하고, 스캔 테이블부에 어드레스가 역으로 저장되어 있기 때문에 이 어드레스를 읽어서 양자화 테이블부로 출력함에 의하여 자동적으로 역 스캔 과정이 이루어지도록 하고, 런-길이 복호화를 위한 별도의 회로가 필요없이 어드레스 제어부에서 출력버퍼의 입력을 조절하여 런-길이 복호를 수행하는 효과가 있다.
    • 88. 发明公开
    • 동화상복호화장치에서역양자화부의에이시(AC)계수복호화장치
    • KR1019960030686A
    • 1996-08-17
    • KR1019950000856
    • 1995-01-19
    • 삼성전자주식회사
    • 김제원정기호이성원최성업
    • H04N7/025
    • 본 발명은 동화상복호화장치에서 역양자화부의 AC계수 복호화장치를 공개한다. 동화상으로 압축된 부호화된 디지탈 신호를 입력하여 복화화하는 동화상복호화장치에 있어서, X비트의 부호비트, Y비트의 계수비트 및 Z비트의 런비트들로 각각 구성된 가변길이 복호신호와 고정길이 부호신호를 입력하여 이산코사인변환(이하 DCT)블럭의 AC계수들을 복호화하는 복호화장치는, 가변길이 복호신호와 고정길이 부호신호를 입력후 선택하여 출력하고, 부호신호 및 런신호를 출력하는 신호입력수단과, 신호입력수단에서 선택된 출력과, 양자화행렬 및 선형 또는 비선형 양자화간격크기를 입력후 연산을 수행하여 AC계수를 출력하는 연산수단과, 양자화단계코드를 입력하여 선형 및 비선형 양자화간격크기로 변환후 선택하여 출력하는 양자화간격출력수단과, 부호신호와 DCT블럭의 DC계수를 입력하여 DCT블럭의 계수를 구성하여 출력하는 DCT 럭구성수단을 구비하는 것을 특징으로 하고, 용이하게 회로를 구성할 수 있고, 절대값으로 입력을 변환하여 신호처리후에 포화부의 이전인 변환부에서 2의 보수를 취함으로서 신호처리과정을 간단하게 할 수 있는 효과가 있다.