会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 51. 发明专利
    • 発振器バッファ及び発振器バッファを較正する方法
    • 振荡器缓冲器和校准振荡器缓冲器的方法
    • JP2015095900A
    • 2015-05-18
    • JP2014224388
    • 2014-11-04
    • スティヒティング・イメック・ネーデルラントStichting IMEC Nederland
    • ヴァムシ・クリシュナ・キララリウ・ヤオ−ホンロバート・ボグダン・スタシェフスキー
    • H03K19/0175H03L7/08H03B5/02H03K12/00
    • H03L1/00H03K5/1565
    • 【課題】発振信号を緩衝するバッファ回路を提供する。 【解決手段】バッファ回路は、並列に接続されたPMOSとNMOSトランジスタの複数ペアを備え、各ペアは接続されたゲート端子及び接続されたドレイン端子を有してインバータ回路を構成し、各ペアは当該ゲート端子に可変DCレベルを有する正弦波発振信号を、直接カップリングにより受信するように設けられ、ペアはさらに追加のPMOSトランジスタ及びNMOSトランジスタに接続され、バッファ回路は、複数のインバータ回路によって出力された出力信号を受信するために設けられた制御回路を備え、制御回路は出力信号のDCレベルの情報を導出し、導出された情報に基づいて追加のPMOSトランジスタ及びNMOSトランジスタをオン又はオフすることにより、可変DCレベルに一致するようにバッファ回路の入力電圧と出力電圧の間の関係を表す電圧伝達曲線を調整する。 【選択図】図6
    • 要解决的问题:提供用于缓冲振荡信号的缓冲电路。解决方案:缓冲电路包括并联连接的多个PMOS和NMOS晶体管对。 每对具有连接的栅极端子和连接的漏极端子以形成逆变器电路,被布置成通过直接耦合在其栅极端子处接收具有可变DC电平的正弦振荡信号,并且还与附加的PMOS和NMOS晶体管连接。 缓冲电路包括控制电路,用于接收由反相器电路输出的输出信号。 控制电路得到关于输出信号的直流电平的信息,并且通过接通或关闭附加的PMOS来调节表示缓冲电路的输入电压和输出电压之间的关系以匹配可变DC电平的电压传递曲线 和NMOS晶体管。