会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 11. 发明公开
    • 불휘발성 메모리 장치 및 그것을 포함하는 메모리 시스템
    • 非易失性存储器件及其存储器系统
    • KR1020100058166A
    • 2010-06-03
    • KR1020080116886
    • 2008-11-24
    • 삼성전자주식회사
    • 황순욱박기태이재욱주한성
    • G11C16/34G11C16/08G11C16/06
    • G11C16/3404G11C16/344
    • PURPOSE: A nonvolatile memory device and a memory system thereof are provided to supply a post program for improving a pass voltage window by controlling a develop time when a precharge voltage is discharged. CONSTITUTION: In a nonvolatile memory device and a memory system thereof, a memory cell array(110) is composed of a plurality of memory blocks. A decoder(130) is connected to a plurality of memory blocks through a word line. A page buffer circuit(120) is connected to a plurality of memory blocks through the bit line. The control logic controls a voltage supplied to the word line and the bit line according to the location of a memory block. A control logic(150) controls the develop time when a precharge voltage applied to the bit line is discharged.
    • 目的:提供非易失性存储器件及其存储器系统,以通过控制放电时的显影时间来提供用于改善通过电压窗口的后期程序。 构成:在非易失性存储器件及其存储器系统中,存储单元阵列(110)由多个存储块构成。 解码器(130)通过字线连接到多个存储器块。 页面缓冲电路(120)通过位线连接到多个存储器块。 控制逻辑根据存储块的位置来控制提供给字线和位线的电压。 当施加到位线的预充电电压被放电时,控制逻辑(150)控制显影时间。
    • 12. 发明公开
    • 멀티 포트 반도체 메모리 장치 및 그에 따른 리프레쉬 방법
    • 多端口半导体存储器件及其制造方法
    • KR1020090013342A
    • 2009-02-05
    • KR1020070077384
    • 2007-08-01
    • 삼성전자주식회사
    • 이재욱김윤철
    • G11C11/401G11C11/4096
    • G11C8/16G11C7/1075G11C11/406G11C11/40618G11C11/40622
    • A multi-port semiconductor memory device and a refresh method thereof are provided to perform a partial refresh operation according to a state of a port instead of performing a refresh operation according to each of banks by using a bank address. A multi-port semiconductor memory device(300) includes a plurality of ports(60-63), a plurality of memory regions, and a refresh control unit(30). The ports are correspondingly connected to processors within a multi-processor system. The memory regions are divided by predetermined memory capacity units within the memory cell array. The refresh control unit refreshes the memory regions(10-17) assigned correspondingly to the port in a particular operation mode by performing a refresh operation.
    • 提供一种多端口半导体存储器件及其刷新方法,以根据端口的状态执行部分刷新操作,而不是通过使用存储体地址来执行根据每个存储体的刷新操作。 多端口半导体存储器件(300)包括多个端口(60-63),多个存储器区域和刷新控制单元(30)。 这些端口相应地连接到多处理器系统内的处理器。 存储器区域被存储单元阵列内的预定存储容量单元划分。 刷新控制单元通过执行刷新操作来刷新在特定操作模式下相应于端口分配的存储区域(10-17)。
    • 14. 发明授权
    • 스퍼터링 장치
    • 溅射装置
    • KR100587663B1
    • 2006-06-08
    • KR1019990027480
    • 1999-07-08
    • 삼성전자주식회사
    • 이재욱장성대
    • C23C14/34
    • 타깃과 기판 간의 거리를 자유 자재로 조절할 수 있도록 한 스퍼터링 장치가 개시된다. 이를 위하여 본 발명에서는, 기판대와; 상기 기판대 상의 소정 부분에 놓여지며, 실질적인 웨이퍼 탑재가 이루어지는 폐곡선 형상의 벨로우즈 파이프와; 상기 기판대와 대향되도록 상기 기판대 상단에 배치되며, 금속 타깃이 장착되는 타깃 지지판과; 상기 타깃 지지판과 기판대에 의해 정의되는 내부 공간을 에워싸도록 그 내측 에지 라인을 따라 형성되며, 중앙 부분에는 판형의 기둥이 놓여지고 그 양 끝단쪽으로는 상기 기둥의 높·낮이를 조절할 수 있도록 설계된 조정 나사가 놓여진 형상을 갖는 제 1 수직 기둥과; 상기 제 1 수직 기둥과 나란하게 위치하도록 상기 타깃 지지판과 기판대에 의해 정의되는 내부 공간 내에 형성되며, 중앙부에는 상·하 이동이 가능한 벨로우즈 파이프가 놓여지고, 그 양 끝단쪽으로는 이를 지지하는 판형의 기둥이 놓여진 형태를 갖는 제 2 수직 기둥과; 상기 금속 타깃의 주변부를 에워싸도록 상기 타깃 근방의 상기 타깃 지지대를 따라 형성된 제 1 실드와; 상기 기판대에 고정된 임의개의 핀을 매개체로하여 상기 폐곡선 형상의 벨로우즈 파이프 외곽쪽 상단부를 따라 배치된 제 2 실드; 및 상기 제 1 및 제 2 실드 사이에 놓여지도록, 상기 제 2 수직 기둥을 이루는 상기 벨로우즈 파이프 바로 위쪽의 상기 기둥 내측을 따라 형성된 제 3 실드로 이루어진 스퍼터링 장치가 제공된다.
    • 18. 发明公开
    • 비터비 검출 장치 및 방법
    • VITERBI解码的设备和方法
    • KR1020050029077A
    • 2005-03-24
    • KR1020030065410
    • 2003-09-20
    • 삼성전자주식회사
    • 박현수이정현심재성이재욱조잉섭류은진
    • G11B20/18
    • H03M13/6331H03M13/395H03M13/3961H03M13/41H03M13/4184H03M13/6343
    • A Viterbi detecting device and a method are provided to process multiple bits in one operational clock by using a supplementary clock which is 1/n of a main clock, and to remove a path of a signal having a shorter period than an undiscovered input code, thereby increasing an operational speed. A divider(660) generates a supplementary clock produced by dividing a main clock in 1/n(n is a natural number of more than 2). A serial to parallel converter(620) outputs a branch metric calculated at main clock interval in n state unit. A parallel to serial converter(650) converts output data of a path memory(640) into serial data at supplementary clock interval. When a path selected by an ACS(Adding Comparing Selecting) unit(630) is operated with an existing clock, a path of a signal which is not matched with a code condition is removed.
    • 提供维特比检测装置和方法,通过使用主时钟的1 / n的辅助时钟来处理一个操作时钟中的多个比特,并且去除具有比未发现的输入码短的周期的信号的路径, 从而提高操作速度。 分频器(660)产生通过将主时钟分成1 / n(n是大于2的自然数)产生的辅助时钟。 串行到并行转换器(620)以n状态单位输出以主时钟间隔计算的分支度量。 并行串行转换器(650)将路径存储器(640)的输出数据以补充时钟间隔转换为串行数据。 当由现有时钟操作由ACS(添加比较选择)单元(630)选择的路径时,消除与码条件不匹配的信号的路径。
    • 19. 发明公开
    • 데이터 재생 장치 및 방법
    • 用于数据复制的设备和方法
    • KR1020050027847A
    • 2005-03-21
    • KR1020030064231
    • 2003-09-16
    • 삼성전자주식회사
    • 박현수심재성이재욱이정현류은진조잉섭
    • G11B20/10
    • G11B20/10101G11B20/10009G11B20/10296G11B20/10481
    • A device and a method for reproducing data are provided to realize a reference level which optimizes channel properties, thereby initializing an input level value such that a Viterbi decoder can normally operate even though an input signal is in abnormal state. A controller(640) generates a binarizer selection signal(644) for determining an operational mode of a channel identifier(600) and a reset signal(642), based on a user input(643). In case of the type of an input binary signal, the controller(640) receiving the user input(643) outputs the selection signal(644), while the channel identifier(600) receiving the signal(644) uses one of an output signal(106) of a Viterbi decoder(140) and an output signal(631) of a slicer(630) as an input signal. In case of a type of a signal used as a level value of the Viterbi decoder(140), the controller(640) outputs the reset signal(642), while the channel identifier(600) receiving the reset signal(642) determines whether to use a predetermined initial level value as the level value of the Viterbi decoder(140) or to use a value generated on the basis of binary signals(631,202).
    • 提供用于再现数据的装置和方法以实现优化信道特性的参考级别,由此初始化输入电平值,使得即使输入信号处于异常状态,维特比解码器也能正常工作。 控制器(640)基于用户输入(643)生成用于确定信道标识符(600)的操作模式和复位信号(642)的二进制选择信号(644)。 在输入二进制信号的类型的情况下,接收用户输入(643)的控制器(640)输出选择信号(644),而接收信号(644)的信道标识符(600)使用输出信号 维特比解码器(140)的输出信号(106)和限幅器(630)的输出信号(631)作为输入信号。 在用作维特比解码器(140)的电平值的信号的类型的情况下,控制器(640)输出复位信号(642),而接收复位信号(642)的信道标识符(600)确定是否 使用预定的初始电平值作为维特比解码器(140)的电平值,或者使用基于二进制信号生成的值(631,202)。
    • 20. 发明公开
    • 신호 품질 검출 방법 및 그 장치와, 이를 구현하기 위한프로그램이 기록된 기록매체
    • 用于检测信号质量的方法及其设备及记录程序的记录介质
    • KR1020050027785A
    • 2005-03-21
    • KR1020030064157
    • 2003-09-16
    • 삼성전자주식회사
    • 이재욱심재성박현수조잉섭이정현류은진
    • H04B17/00
    • H04L1/20H04B17/309
    • A signal quality detecting method and apparatus and a recording medium storing a program for implementing the same are provided to obtain more accurate signal quality measurement result compared to an existing method by measuring quality of an input signal based on channel characteristics. An estimate signal calculating unit(420) calculates an estimate signal by using a certain filter coefficient from an input signal. A filter coefficient calculating unit(460) updates a filter coefficient value to minimize a difference value between the estimate signal and the input signal. An input signal quality determining unit(480) calculates quality of the input signal based on the updated filter coefficient value. A data detector(422) converts the input signal into digital data. A channel characteristics detecting filter(424) calculates the estimate signal by using the converted digital data and the certain filter coefficient. An input signal delay unit(440) generates a delayed input signal.
    • 提供信号质量检测方法和装置以及存储用于实现该信号质量的程序的记录介质,以通过基于信道特性测量输入信号的质量而与现有方法相比获得更准确的信号质量测量结果。 估计信号计算单元(420)通过使用来自输入信号的特定滤波器系数来计算估计信号。 滤波器系数计算单元(460)更新滤波器系数值以最小化估计信号和输入信号之间的差值。 输入信号质量确定单元(480)基于更新的滤波器系数值来计算输入信号的质量。 数据检测器(422)将输入信号转换为数字数据。 信道特性检测滤波器(424)通过使用转换的数字数据和特定滤波器系数来计算估计信号。 输入信号延迟单元(440)产生延迟的输入信号。