基本信息:
- 专利标题: APPARATUSES AND METHODS FOR PARITY DETERMINATION USING SENSING CIRCUITRY
- 专利标题(中):利用感应电路确定奇偶性的装置和方法
- 申请号:PCT/US2015033651 申请日:2015-06-02
- 公开(公告)号:WO2015187606A3 公开(公告)日:2017-05-04
- 发明人: MANNING TROY A , MURPHY RICHARD C
- 申请人: MICRON TECHNOLOGY INC
- 专利权人: MICRON TECHNOLOGY INC
- 当前专利权人: MICRON TECHNOLOGY INC
- 优先权: US201462008035 2014-06-05; US201514713724 2015-05-15
- 主分类号: G11C7/06
- IPC分类号: G11C7/06 ; G11C7/10
摘要:
The present disclosure includes apparatuses and methods related to parity determinations using sensing circuitry. An example method can include protecting, using sensing circuitry, a number of data values stored in a respective number of memory cells coupled to a sense line of an array by determining a parity value corresponding to the number of data values without transferring data from the array via an input/output line. The parity value can be determined by a number of XOR operations, for instance. The method can include storing the parity value in another memory cell coupled to the sense line.
摘要(中):
本公开包括涉及使用感测电路的奇偶校验确定的设备和方法。 示例性方法可以包括使用感测电路来通过确定与数据值的数量对应的奇偶校验值来保护存储在耦合到阵列的感测线的相应数量的存储器单元中的多个数据值,而无需从阵列传输数据 通过输入/输出线。 例如,奇偶校验值可以由多个XOR操作确定。 该方法可以包括将奇偶校验值存储在耦合到感测线的另一存储器单元中。
IPC结构图谱:
G | 物理 |
--G11 | 信息存储 |
----G11C | 静态存储器 |
------G11C7/00 | 数字存储器信息的写入或读出装置 |
--------G11C7/06 | .读出放大器;相关的电路 |