基本信息:
- 专利标题: METHOD AND APPARATUS FOR VARIABLE SIGMA-DELTA MODULATION
- 专利标题(中):用于可变SIGMA-DELTA调制的方法和装置
- 申请号:PCT/US2005/042517 申请日:2005-11-22
- 公开(公告)号:WO2006065482A2 公开(公告)日:2006-06-22
- 发明人: KO, Herbert, L.
- 申请人: AGILENT TECHNOLOGIES, INC.
- 申请人地址: 395 Page Mill Road, Palo Alto, CA 94306 US
- 专利权人: AGILENT TECHNOLOGIES, INC.
- 当前专利权人: AGILENT TECHNOLOGIES, INC.
- 当前专利权人地址: 395 Page Mill Road, Palo Alto, CA 94306 US
- 代理机构: HARDCASTLE, Ian
- 优先权: US11/015,608 20041217
- 主分类号: H04B14/06
- IPC分类号: H04B14/06
摘要:
A method [100] for modulating a digital input signal [102] is disclosed. The digital input signal [102] is partitioned into a less-significant bit signal [108] and a more-significant bit signal [106]. A lower-order modulation of the less-significant bit signal [108] is performed to generate an intermediate output signal [112]. The intermediate output signal [112] is appended to the more-significant bit signal [106] to form an intermediate input signal [116]. A higher-order modulation of the intermediate input signal [116] is performed to generate a digital output signal [120]. The higher-order modulation is of an order higher than the lower-order modulation. A phase locked loop [400] using the method [300] and apparatus [100] is disclosed.
摘要(中):
公开了一种用于调制数字输入信号[102]的方法[100]。 数字输入信号[102]被划分为较低有效位信号[108]和更高有效位信号[106]。 执行较低有效位信号[108]的低阶调制以产生中间输出信号[112]。 中间输出信号[112]附加到更高有效位信号[106]以形成中间输入信号[116]。 执行中间输入信号[116]的高阶调制以产生数字输出信号[120]。 高阶调制的次序比低阶调制高。 公开了使用方法[300]和装置[100]的锁相环[400]。
IPC结构图谱:
H | 电学 |
--H04 | 电通信技术 |
----H04B | 传输 |
------H04B13/00 | 不包含在H04B3/00至H04B11/00各组中的,以传输媒介为特征区分的传输系统 |
--------H04B14/02 | .以所用脉冲调制为特征的 |
----------H04B14/06 | ..应用差分调制,例如增量调制 |