发明申请
WO2006042888A1 MÉTODO PARA LA REALIZACIÓN DE UN AMPLIFICADOR DE CAPACIDADES CONMUTADAS INSENSIBLE A LA RELACIÓN ENTRE LAS CAPACIDADES Y AL OFFSET DE LOS AMPLIFICADORES
审中-公开
基本信息:
- 专利标题: MÉTODO PARA LA REALIZACIÓN DE UN AMPLIFICADOR DE CAPACIDADES CONMUTADAS INSENSIBLE A LA RELACIÓN ENTRE LAS CAPACIDADES Y AL OFFSET DE LOS AMPLIFICADORES
- 专利标题(英):Method of producing a switched-capacitor amplifier insensitive to capacitor ratio and amplifier offset
- 专利标题(中):生产开关电容放大器的方法对电容器比例和放大器偏置无效
- 申请号:PCT/ES2005/000538 申请日:2005-10-07
- 公开(公告)号:WO2006042888A1 公开(公告)日:2006-04-27
- 发明人: MUÑOZ CHAVERO, Fernando , GONZÁLEZ CARVAJAL, Ramón , TORRALBA SILGADO, Antonio , EL GMLI, Hakim , PALOMO VÁZQUEZ, Bernardo , GÓMEZ GALÁN, Juan Antonio
- 申请人: UNIVERSIDAD DE SEVILLA , UNIVERSIDAD DE HUELVA , MUÑOZ CHAVERO, Fernando , GONZÁLEZ CARVAJAL, Ramón , TORRALBA SILGADO, Antonio , EL GMLI, Hakim , PALOMO VÁZQUEZ, Bernardo , GÓMEZ GALÁN, Juan Antonio
- 申请人地址: OTRI-Universidad de Sevilla, Pabellón de Brasil, Paseo de las Delicias s/n, E-41012 Sevilla ES
- 专利权人: UNIVERSIDAD DE SEVILLA,UNIVERSIDAD DE HUELVA,MUÑOZ CHAVERO, Fernando,GONZÁLEZ CARVAJAL, Ramón,TORRALBA SILGADO, Antonio,EL GMLI, Hakim,PALOMO VÁZQUEZ, Bernardo,GÓMEZ GALÁN, Juan Antonio
- 当前专利权人: UNIVERSIDAD DE SEVILLA,UNIVERSIDAD DE HUELVA,MUÑOZ CHAVERO, Fernando,GONZÁLEZ CARVAJAL, Ramón,TORRALBA SILGADO, Antonio,EL GMLI, Hakim,PALOMO VÁZQUEZ, Bernardo,GÓMEZ GALÁN, Juan Antonio
- 当前专利权人地址: OTRI-Universidad de Sevilla, Pabellón de Brasil, Paseo de las Delicias s/n, E-41012 Sevilla ES
- 优先权: ESP200402479 20041014
- 主分类号: H03H19/00
- IPC分类号: H03H19/00 ; H03F1/02
摘要:
El método consiste en usar cuatro fases de reloj y dos amplificadores operacionales en un circuito de capacidades conmutadas, de forma que, tras las dos primeras fases de reloj se almacene una estimación del error producido por el desapareamiento entre capacidades. Posteriormente, en las dos fases de reloj restantes, se realimenta dicho error para realizar una amplificación con ganancia independiente de la relación entre capacidades y el offset de los amplificadores operacionales. El circuito propuesto para la implementación de la invención consta de dos amplificadores operacionales (o de transconductancia) y tres condensadores, de forma que uno de ellos se utiliza para el almacenamiento del error. El método propuesto permite liberar un amplificador operacional en fase de reloj no consecutivas y realizar el muestreo y retención de la señal de entrada sin aumento del consumo de potencia.
摘要(中):
本发明涉及一种对电容器比率和放大器的偏移不敏感的开关电容放大器的制造方法。 本发明的方法包括在开关电容器电路中使用四个时钟相位和两个运算放大器,使得在前两个时钟相位之后,节省了由电容器去耦产生的误差的估计。 随后,在剩下的两个时钟相位期间,反馈上述误差,以产生与电容器比率和运算放大器的偏移无关的增益的放大。 用于实现本发明方法的电路包括两个运算放大器(或跨导放大器)和三个电容器,其中一个用于保存误差。 本发明还涉及用于在非连续时钟相位期间释放运算放大器并在不增加功耗的情况下采样和保持输入信号的方法。
IPC结构图谱:
H | 电学 |
--H03 | 基本电子电路 |
----H03H | 阻抗网络,例如谐振电路;谐振器 |
------H03H19/00 | 使用时间变化元件的网络,例如N通道滤波器 |