发明申请
WO2006014501A2 PARALLEL AMPLIFIER CONFIGURATION WITH POWER COMBINING AND IMPEDANCE TRANSFORMATION
审中-公开
基本信息:
- 专利标题: PARALLEL AMPLIFIER CONFIGURATION WITH POWER COMBINING AND IMPEDANCE TRANSFORMATION
- 专利标题(中):功率合成和阻抗变换的并联放大器结构
- 申请号:PCT/US2005/024009 申请日:2005-07-06
- 公开(公告)号:WO2006014501A2 公开(公告)日:2006-02-09
- 发明人: BURNS, Lawrence, M. , WOO, Chong, L.
- 申请人: AMALFI SEMICONDUCTOR, INC. , BURNS, Lawrence, M. , WOO, Chong, L.
- 申请人地址: 475 Alberto Way, Suite 200, Los Gatos, CA 95032 US
- 专利权人: AMALFI SEMICONDUCTOR, INC.,BURNS, Lawrence, M.,WOO, Chong, L.
- 当前专利权人: AMALFI SEMICONDUCTOR, INC.,BURNS, Lawrence, M.,WOO, Chong, L.
- 当前专利权人地址: 475 Alberto Way, Suite 200, Los Gatos, CA 95032 US
- 代理机构: McHUGH, Terry
- 优先权: US10/888,044 20040708
- 主分类号: H03F3/68
- IPC分类号: H03F3/68
摘要:
A power amplifier uses parallel amplification (102, 104 and 106) and at least two levels of power combining (108, 110, 112 and 118) to manage peak-to-peak voltage swings, so as to reduce the likelihood of voltage breakdown at individual transistors. Each level of power combining provides an upward impedance transformation. For example, both levels of power combining may double the impedance output relative to the impedance input, so that the impedance at the amplifier output (114 and 120) is four times the input impedance. For an embodiment in which the second level is a quadrature power combiner (112), load reflections of the amplifier may be terminated at an isolation port (116 and 132). In addition, energy levels of the load reflections may be monitored (144).
摘要(中):
功率放大器使用并行放大(102,104和106)和至少两级功率组合(108,110,112和118)来管理峰间电压摆动,因此 以降低单个晶体管电压击穿的可能性。 每个级别的功率合成提供了一个向上的阻抗转换。 例如,两个功率级别的组合可以使阻抗输出相对于阻抗输入加倍,使得放大器输出(114和120)处的阻抗是输入阻抗的四倍。 对于其中第二电平是正交功率组合器(112)的实施例,放大器的负载反射可以在隔离端口(116和132)处终止。 另外,可以监测负载反射的能量水平(144)。 p>
IPC结构图谱:
H | 电学 |
--H03 | 基本电子电路 |
----H03F | 放大器 |
------H03F3/00 | 只带有电子管或只带有半导体器件作为放大元件的放大器 |
--------H03F3/68 | .放大器的组合,例如用于立体声的多通道放大器 |