基本信息:
- 专利标题: 補間関数生成装置および方法、デジタル−アナログ変換装置、データ補間装置、プログラム並びに記録媒体
- 专利标题(英):Interpolating function generating apparatus and method, digital-analog converter, data interpolator, program, and record medium
- 专利标题(中):插件功能发生装置和方法,数字模拟转换器,数据插入器,程序和记录介质
- 申请号:PCT/JP2002/001947 申请日:2002-03-04
- 公开(公告)号:WO2002071620A1 公开(公告)日:2002-09-12
- 发明人: 小柳 裕喜生
- 申请人: 酒井 康江 , 小柳 裕喜生
- 申请人地址: 〒336-0932 埼玉県 さいたま市 中尾409−1−D115 Saitama JP
- 专利权人: 酒井 康江,小柳 裕喜生
- 当前专利权人: 酒井 康江,小柳 裕喜生
- 当前专利权人地址: 〒336-0932 埼玉県 さいたま市 中尾409−1−D115 Saitama JP
- 代理机构: 橘 和之
- 优先权: JP2001-63132 20010307
- 主分类号: H03M3/02
- IPC分类号: H03M3/02
摘要:
While a digital input is oversampled up to eight times to process and the oversample data into a specified digital fundamental waveform with multipliers/adders (4-10) to carry out only folding operation with delay circuits 11-1-11-4 and the multipliers/adders (12-15) to allow the determination of a continuous interpolating value. Thus, it is sufficient to provide no low-pass filter which causes a deterioration in phase characteristics. A limited number of determined interpolating functions are determined to prevent a truncation error in interpolation. An AND gate (2) is used to determine a part of the oversample data as the input data, so that processing and folding operation of digital fundamental waveform is carried out in a very simple processing.
摘要(中):
虽然数字输入过多采样8次以进行处理,并将过采样数据转换为具有乘法器/加法器(4-10)的指定数字基波形,仅执行与延迟电路11-1-11-4和乘法器的折叠操作 /加法器(12-15),以允许确定连续内插值。 因此,不提供引起相位特性恶化的低通滤波器就足够了。 确定有限数量的确定的内插函数以防止插值中的截断误差。 与门(2)用于确定过采样数据的一部分作为输入数据,从而在非常简单的处理中进行数字基波形的处理和折叠操作。
IPC结构图谱:
H | 电学 |
--H03 | 基本电子电路 |
----H03M | 一般编码、译码或代码转换 |
------H03M3/00 | 模拟值转换到差分调制或相反转换 |
--------H03M3/02 | .增量调制,即单比特差分调制 |