基本信息:
- 专利标题: メモリシステム及びメモリインターフェース装置
- 专利标题(英):Memory system and memory interface
- 申请号:JP2012517052 申请日:2010-05-27
- 公开(公告)号:JPWO2011148483A1 公开(公告)日:2013-07-25
- 发明人: 慶太 北郷 , 慶太 北郷 , 威 大脇 , 威 大脇 , 孝治 石塚 , 孝治 石塚 , 博司 川野 , 博司 川野 , 篤史 諸澤 , 篤史 諸澤
- 申请人: 富士通株式会社
- 专利权人: 富士通株式会社
- 当前专利权人: 富士通株式会社
- 优先权: JP2010058972 2010-05-27
- 主分类号: G06F12/02
- IPC分类号: G06F12/02 ; G06F12/06
Memory access source (3) is a plurality of memory circuits (DIMM0,1) regarded as one of the memory circuit, and transmits in time division the row address and the column address specifies one of the plurality of memory circuits in a column address an access control circuit (20), the speculative access multiple memory circuits when it receives a row address, after receiving the column address, performs only access to a particular memory circuit, exempt access send the command of the clean-up of speculative access to the memory circuit. Or in the case of a read access, receives the read data of the memory circuit identified, discards the read data of the memory circuit as the object outside access. Therefore, it is possible to reduce the delay in memory access (Latency).
公开/授权文献:
- JP5633562B2 メモリシステム及びメモリインターフェース装置 公开/授权日:2014-12-03
信息查询:
EspacenetIPC结构图谱:
G | 物理 |
--G06 | 计算;推算;计数 |
----G06F | 电数字数据处理 |
------G06F12/00 | 在存储器系统或体系结构内的存取、寻址或分配 |
--------G06F12/02 | .寻址或地址分配;地址的重新分配 |