基本信息:
- 专利标题: Distortion reduction calibration circuit
- 申请号:JP2003565067 申请日:2003-02-03
- 公开(公告)号:JP4122296B2 公开(公告)日:2008-07-23
- 发明人: シャー、ピーター・ジバン
- 申请人: クゥアルコム・インコーポレイテッドQualcomm Incorporated
- 专利权人: クゥアルコム・インコーポレイテッドQualcomm Incorporated
- 当前专利权人: クゥアルコム・インコーポレイテッドQualcomm Incorporated
- 优先权: US6611502 2002-02-01
- 主分类号: H04B1/16
- IPC分类号: H04B1/16 ; H04B1/12 ; H04B1/30 ; H04B17/00
公开/授权文献:
- JP2006503450A Distortion reduction calibration circuit 公开/授权日:2006-01-26