
基本信息:
- 专利标题: CIRCUIT ÉLECTRONIQUE À BASE DE CELLULES RRAM
- 申请号:EP23203305.0 申请日:2023-10-12
- 公开(公告)号:EP4354351A1 公开(公告)日:2024-04-17
- 发明人: EZZADEEN, Mona , GIRAUD, Bastien , NOEL, Jean-Philippe , PORTAL, Jean-Michel
- 申请人: Commissariat à l'énergie atomique et aux énergies alternatives , Centre National de la Recherche Scientifique , Université d'Aix Marseille
- 申请人地址: FR 75015 Paris Bâtiment le Ponant 25, rue Leblanc
- 专利权人: Commissariat à l'énergie atomique et aux énergies alternatives,Centre National de la Recherche Scientifique,Université d'Aix Marseille
- 当前专利权人: UNIVERSITE D'AIX MARSEILLE
- 当前专利权人地址: UNIVERSITE D'AIX MARSEILLE
- 代理机构: Lavoix
- 优先权: FR 2210591 2022.10.14
- 主分类号: G06N3/063
- IPC分类号: G06N3/063 ; G06N3/0464 ; G06N3/0495 ; G11C11/54 ; G11C13/00 ; G06F7/544
摘要:
Ce circuit électronique effectue des opérations de calcul binaire, et comprend des lignes de mot, de bit et de source, et des cellules mémoire organisées en rangées et colonnes, les cellules d'une même rangée étant sélectionnables par au moins une ligne de mot, celles d'une même colonne étant reliées à une paire de lignes de bit complémentaires et au moins une ligne de source.
Chaque cellule mémoire comporte au moins une paire de memristors et au moins une paire de commutateurs, chaque memristor d'une cellule étant connecté à un commutateur et relié à la même ligne de source lors de chaque opération de calcul, chaque paire de memristors mémorisant une valeur binaire ; les commutateurs étant reliés, pour leur activation, à une ligne de mot et à une paire de lignes de bit complémentaires, les deux commutateurs d'une paire étant reliés à une même ligne de mot.
Il comprend un module de lecture, utilisé lors de chaque opération de calcul et comportant :
- une unité logique pour chaque colonne, chacune comprenant une borne d'entrée connectée à une ligne de source pour recevoir une valeur d'entrée, dite valeur de colonne, l'unité logique basculant entre des valeurs basse et haute, en fonction d'une comparaison de la valeur de colonne avec une valeur de seuil de basculement ; et
- une unité de modification, pour au moins une unité logique et en fonction de l'opération de calcul, d'une différence entre la valeur de colonne et ladite valeur de seuil.
Chaque cellule mémoire comporte au moins une paire de memristors et au moins une paire de commutateurs, chaque memristor d'une cellule étant connecté à un commutateur et relié à la même ligne de source lors de chaque opération de calcul, chaque paire de memristors mémorisant une valeur binaire ; les commutateurs étant reliés, pour leur activation, à une ligne de mot et à une paire de lignes de bit complémentaires, les deux commutateurs d'une paire étant reliés à une même ligne de mot.
Il comprend un module de lecture, utilisé lors de chaque opération de calcul et comportant :
- une unité logique pour chaque colonne, chacune comprenant une borne d'entrée connectée à une ligne de source pour recevoir une valeur d'entrée, dite valeur de colonne, l'unité logique basculant entre des valeurs basse et haute, en fonction d'une comparaison de la valeur de colonne avec une valeur de seuil de basculement ; et
- une unité de modification, pour au moins une unité logique et en fonction de l'opération de calcul, d'une différence entre la valeur de colonne et ladite valeur de seuil.
IPC结构图谱:
G | 物理 |
--G06 | 计算;推算;计数 |
----G06N | 基于特定计算模型的计算机系统 |
------G06N3/00 | 基于生物学模型的计算机系统 |
--------G06N3/02 | .采用神经网络模型 |
----------G06N3/06 | ..物理实现,即神经网络、神经元或神经元部分的硬件实现 |
------------G06N3/063 | ...采用电的 |