![时钟发生电路以及时钟发生方法](/CN/1998/1/4/images/98122824.jpg)
基本信息:
- 专利标题: 时钟发生电路以及时钟发生方法
- 专利标题(英):Clock generator and clock generating method capable of varying clock frequency without increasing nuber of delay elements
- 申请号:CN98122824.0 申请日:1998-10-29
- 公开(公告)号:CN1237831A 公开(公告)日:1999-12-08
- 发明人: 清水一祯 , 石见幸一 , 泽井克典
- 申请人: 三菱电机株式会社
- 申请人地址: 日本东京都
- 专利权人: 三菱电机株式会社
- 当前专利权人: 三菱电机株式会社
- 当前专利权人地址: 日本东京都
- 代理机构: 中国专利代理(香港)有限公司
- 代理人: 叶恺东; 王岳
- 优先权: 129318/98 1998.05.12 JP
- 主分类号: H03L7/06
- IPC分类号: H03L7/06
摘要:
时钟发生电路,备有:倍增部(11),相位同步部(12),分频部(13)。时钟发生方法,具有以下步骤:a.使输入时钟频率倍增,发生倍增时钟;b.检测所述时钟和分频时钟之间的相位差,只是以对应所述相位差的分量使所述倍增时钟的相位延迟,发生相位与所述输入时钟相位一致的相位同步时钟;c.在所述相位同步时钟内,在每个固定周期检测特定的脉冲,以其脉冲为基准使所述相位同步时钟分频,发生所述分频时钟。不增加延迟元件等,能产生倍增数小的PLL输出,降低时钟输出频率。
公开/授权文献:
- CN1126254C 时钟发生电路以及时钟发生方法 公开/授权日:2003-10-29
IPC结构图谱:
H | 电学 |
--H03 | 基本电子电路 |
----H03L | 电子振荡器或脉冲发生器的自动控制、起振、同步或稳定 |
------H03L7/00 | 频率或相位的自动控制;同步 |
--------H03L7/06 | .应用加到频率或相位锁定环上的基准信号的 |