![一种异构多计算核心处理器的高效数据交互机制](/CN/2024/1/98/images/202410493707.jpg)
基本信息:
- 专利标题: 一种异构多计算核心处理器的高效数据交互机制
- 申请号:CN202410493707.4 申请日:2024-04-23
- 公开(公告)号:CN118349501A 公开(公告)日:2024-07-16
- 发明人: 尹首一 , 王一鸣 , 位经传 , 郑哲 , 蒋雅征 , 崔文朋 , 熊艳伟 , 韩慧明
- 申请人: 北京智芯微电子科技有限公司 , 清华大学
- 申请人地址: 北京市昌平区南邵镇生命谷产业基地
- 专利权人: 北京智芯微电子科技有限公司,清华大学
- 当前专利权人: 北京智芯微电子科技有限公司,清华大学
- 当前专利权人地址: 北京市昌平区南邵镇生命谷产业基地
- 代理机构: 北京华进京联知识产权代理有限公司
- 代理人: 朱五云
- 优先权: 2024103451730 2024.03.25 CN
- 主分类号: G06F13/16
- IPC分类号: G06F13/16 ; G06F13/38
摘要:
本申请涉及一种异构多计算核心处理器的高效数据交互机制,异构多计算核心处理器的高效数据交互机制包括主从传输单元、从主传输单元和仲裁单元;仲裁单元分别与主从传输单元和从主传输单元连接;仲裁单元可以在信号传输过程中进行仲裁,得到仲裁结果;主从传输单元可以根据仲裁结果将主设备输入的信号传输至目标从设备。本申请将读地址通道与写地址通道合并以及控制通道与数据通道合并,通过数据通道时分复用的方式极大程度的减少了控制和地址信号所需要的物理连线资源。
IPC结构图谱:
G06F13/10 | 电数字数据处理的外围设备 |
--G06F13/16 | ..关于访问存储器总线的 |