![可重构协处理器、芯片、多核信号处理系统和计算方法](/CN/2023/1/321/images/202311606104.jpg)
基本信息:
- 专利标题: 可重构协处理器、芯片、多核信号处理系统和计算方法
- 申请号:CN202311606104.2 申请日:2023-11-28
- 公开(公告)号:CN117573607A 公开(公告)日:2024-02-20
- 发明人: 杨伯宽 , 赵东艳 , 郑哲 , 崔文朋 , 刘敬华 , 熊艳伟 , 刘瑞 , 袁福生 , 王连忠 , 龚向锋 , 池颖英 , 田志仲 , 张桂庆 , 蔡雨露
- 申请人: 北京智芯微电子科技有限公司
- 申请人地址: 北京市海淀区西小口路66号中关村东升科技园A区3号楼
- 专利权人: 北京智芯微电子科技有限公司
- 当前专利权人: 北京智芯微电子科技有限公司
- 当前专利权人地址: 北京市海淀区西小口路66号中关村东升科技园A区3号楼
- 代理机构: 北京正砚知识产权代理有限公司
- 代理人: 高敏
- 主分类号: G06F15/78
- IPC分类号: G06F15/78 ; G06N3/063
摘要:
本公开涉及处理器技术领域,具体涉及一种可重构协处理器、芯片、多核信号处理系统和计算方法。所述可重构协处理器包括:主控制器模块、重构控制器模块和可重构计算阵列,重构控制器模块包括重构控制器和至少一个子算法模块,可重构计算阵列包括一个或多个可重构计算单元,可重构计算单元包括多个计算资源,其中:重构控制器分割指定神经网络计算对应的数据流图,获得多个子计算流图,根据所述多个子计算流图,确定用于计算所述多个子计算流图的计算核的种类,为每种计算核激活对应的子计算模块,所述子计算模块根据相应计算核,配置相应的可重构计算单元中计算资源的互联方式。本公开通过重复使用一致的计算核可减少可重构计算阵列的配置消耗。
公开/授权文献:
- CN117573607B 可重构协处理器、芯片、多核信号处理系统和计算方法 公开/授权日:2024-08-13
IPC结构图谱:
G | 物理 |
--G06 | 计算;推算;计数 |
----G06F | 电数字数据处理 |
------G06F15/00 | 电方式操作的数字计算机 |
--------G06F15/76 | .存储程序计算机的通用结构 |
----------G06F15/78 | ..包括单个中央处理单元的 |