
基本信息:
- 专利标题: 一种SUB-1G全频覆盖频率综合电路
- 申请号:CN202311546527.X 申请日:2023-11-20
- 公开(公告)号:CN117254805A 公开(公告)日:2023-12-19
- 发明人: 邓建元 , 阮庆瑜
- 申请人: 深圳市华普微电子股份有限公司 , 无锡泽太微电子有限公司
- 申请人地址: 广东省深圳市南山区西丽街道西丽社区留新四街万科云城三期C区八栋A座3001房3002房、3003房、3004房、3005房
- 专利权人: 深圳市华普微电子股份有限公司,无锡泽太微电子有限公司
- 当前专利权人: 深圳市华普微电子股份有限公司,无锡泽太微电子有限公司
- 当前专利权人地址: 广东省深圳市南山区西丽街道西丽社区留新四街万科云城三期C区八栋A座3001房3002房、3003房、3004房、3005房
- 代理机构: 深圳市深联知识产权代理事务所
- 代理人: 张琪
- 主分类号: H03L7/18
- IPC分类号: H03L7/18 ; H03L7/099
摘要:
本发明属于射频通信芯片技术领域,具体涉及一种SUB‑1G全频覆盖频率综合电路,包括小数锁相环,预分频电路、数字逻辑模块、功率放大器以及正交混频器。通过芯片上电时,对锁相环的最大频率和最小频率的测量及相应的算法,从而规避了压控振荡器的电感和电容值的偏差造成频率范围变化的影响,实现了在最小的锁相环压控振荡器的频率范围的情况下,无缝覆盖了120~960MHZ频段,通过自适应的频率配置方式以及灵活的预分频电路,由于锁相环的频率范围减小了,其相位噪声得到了很大程度改善,芯片的抗干扰能力得到了很大的提高,在不需要过大的额外频率余量的情况下利用锁相环频率和预分频电路分频比的匹配,达到了SUB‑1G全频段无缝覆盖。
公开/授权文献:
- CN117254805B 一种SUB-1G全频覆盖频率综合电路 公开/授权日:2024-05-28
IPC结构图谱:
H | 电学 |
--H03 | 基本电子电路 |
----H03L | 电子振荡器或脉冲发生器的自动控制、起振、同步或稳定 |
------H03L7/00 | 频率或相位的自动控制;同步 |
--------H03L7/02 | .应用由无源频率确定元件组成的鉴频器的 |
----------H03L7/08 | ..锁相环的零部件 |
------------H03L7/18 | ...在该环中应用分频器或计数器的 |