![一种自动化FPGA原型验证方法](/CN/2023/1/48/images/202310243229.jpg)
基本信息:
- 专利标题: 一种自动化FPGA原型验证方法
- 申请号:CN202310243229.7 申请日:2023-03-14
- 公开(公告)号:CN116245063A 公开(公告)日:2023-06-09
- 发明人: 王伟 , 丁颖 , 孙乾程 , 朱立明
- 申请人: 海速芯(杭州)科技有限公司 , 上海海速芯微电子有限公司 , 深圳海速芯业科技有限公司 , 无锡市海速芯业电子科技有限公司
- 申请人地址: 浙江省杭州市滨江区西兴街道阡陌路482号A楼3层3041室(自主申报); ; ;
- 专利权人: 海速芯(杭州)科技有限公司,上海海速芯微电子有限公司,深圳海速芯业科技有限公司,无锡市海速芯业电子科技有限公司
- 当前专利权人: 海速芯(杭州)科技有限公司,上海海速芯微电子有限公司,深圳海速芯业科技有限公司,无锡市海速芯业电子科技有限公司
- 当前专利权人地址: 浙江省杭州市滨江区西兴街道阡陌路482号A楼3层3041室(自主申报); ; ;
- 代理机构: 连云港联创专利代理事务所
- 代理人: 邓星
- 主分类号: G06F30/34
- IPC分类号: G06F30/34 ; G06F11/22
摘要:
本发明公开了一种自动化FPGA原型验证方法,涉及芯片FPGA原型验证领域;包括以下步骤:S1、将验证平台分为FPGA原型测试模块和辅助测试模块;S2、根据FPGA原型验证的模块功能,将测试流程分成三种:内部自测流程、外部激励和反馈测试流程和涉及到复位的测试流程;S3、根据模块功能,下发测试指令,给到FPGA测试代码,同时辅助测试芯片判断相应的输出或FPGA反馈的测试结果,辅助测试芯片依次发送测试指令,记录测试结果;S4、辅助测试模块依次测试据所有功能CASE,并根据测试结果,在回归测试时优先测试错误测试项。本发明提供了稳定的验证方法,降低了验证难度和验证人员的门槛,以减少人力成本,提高效率。
IPC结构图谱:
G06F30/34 | 用于可重配置电路,例如,现场可编程门阵列 |