![基于边沿传输延迟的存算单元电路及乘累加计算电路](/CN/2023/1/25/images/202310126689.jpg)
基本信息:
- 专利标题: 基于边沿传输延迟的存算单元电路及乘累加计算电路
- 申请号:CN202310126689.1 申请日:2023-02-07
- 公开(公告)号:CN115964016A 公开(公告)日:2023-04-14
- 发明人: 郭嘉琦 , 柏苏 , 朱童 , 姜瑞齐
- 申请人: 安徽大学
- 申请人地址: 安徽省合肥市经济技术开发区九龙路111号
- 专利权人: 安徽大学
- 当前专利权人: 安徽大学
- 当前专利权人地址: 安徽省合肥市经济技术开发区九龙路111号
- 代理机构: 合肥市泽信专利代理事务所
- 代理人: 江楠竹
- 主分类号: G06F7/527
- IPC分类号: G06F7/527
摘要:
本发明涉及集成电路设计技术领域,更具体的,涉及基于边沿传输延迟的存算单元电路,和采用该种单元电路构建的多比特时域的乘累加计算电路。本发明的存算单元电路包括两个SRAM存储部、延迟计算单元、位线联通开关。其中,两个SRAM存储部用于存储计算时需要的权重,并提供2bit权重作为乘数。延迟计算单元采用了由四个局部延时单元,每个局部延时单元可以计算2bit权重乘2bit输入,使延迟计算单元可以计算2bit权重乘8bit输入,以提高计算效率。此外,在局部延时单元中添加用于规范边沿信号的反相器,提高单元延迟和时域累加的准确性。
IPC结构图谱:
G | 物理 |
--G06 | 计算;推算;计数 |
----G06F | 电数字数据处理 |
------G06F7/00 | 通过待处理的数据的指令或内容进行运算的数据处理的方法或装置 |
--------G06F7/02 | .比较数字值的 |
----------G06F7/48 | ..应用非形成接触器件的,例如,电子管、固体器件;应用非特定的器件的 |
------------G06F7/50 | ...进行加法的;进行减法的 |
--------------G06F7/523 | ....只进行乘法的 |
----------------G06F7/527 | .....以串行—并行方式,即一个操作数串行进入而其他的并行进入 |