
基本信息:
- 专利标题: 一种利用高速总线实现FPGA程序快速加载的装置及方法
- 专利标题(英):Device and method of using high speed bus to realize rapid loading of FPGA program
- 申请号:CN201710600888.6 申请日:2017-07-21
- 公开(公告)号:CN107255975A 公开(公告)日:2017-10-17
- 发明人: 罗李焱 , 苏敏 , 舒鹏飞
- 申请人: 中国电子科技集团公司第二十九研究所
- 申请人地址: 四川省成都市金牛区营康西路496号
- 专利权人: 中国电子科技集团公司第二十九研究所
- 当前专利权人: 中国电子科技集团公司第二十九研究所
- 当前专利权人地址: 四川省成都市金牛区营康西路496号
- 代理机构: 成都九鼎天元知识产权代理有限公司
- 代理人: 钱成岑; 袁春晓
- 主分类号: G05B19/042
- IPC分类号: G05B19/042
The invention discloses a device and a method of using a high speed bus to realize rapid loading of an FPGA program, and relates to the FPGA dynamic loading and remote configuration field. The device comprises an upper computer, a power supply, a mother board, an FPGA downloader, a controller module, and a to-be-loaded module. The to-be-loaded module comprises at least one FPGA. The power supply is connected with the power supply connector of the mother board by a power supply line. The network port and the serial port of the upper computer are connected with the signal connector of the mother board. The controller module is connected with the controller module interface of the motherboard, and the to-be-loaded module is connected with the to-be-loaded module interface of the mother board. The USB interface of the upper computer is connected with the JTAG interface of the to-be-loaded module by the FPGA downloader.
公开/授权文献:
- CN107255975B 一种利用高速总线实现FPGA程序快速加载的装置及方法 公开/授权日:2020-03-27
IPC结构图谱:
G | 物理 |
--G05 | 控制;调节 |
----G05B | 一般的控制或调节系统;这种系统的功能单元;用于这种系统或单元的监视或测试装置 |
------G05B19/00 | 程序控制系统 |
--------G05B19/02 | .电的 |
----------G05B19/04 | ..除数字控制外的程序控制,即顺序控制器或逻辑控制器 |
------------G05B19/042 | ...使用数字处理装置 |