
基本信息:
- 专利标题: 一种阵列基板制造方法、阵列基板和显示装置
- 申请号:CN201510145728.8 申请日:2015-03-30
- 公开(公告)号:CN104900633B 公开(公告)日:2018-04-03
- 发明人: 王孝林
- 申请人: 京东方科技集团股份有限公司
- 申请人地址: 北京市朝阳区酒仙桥路10号
- 专利权人: 京东方科技集团股份有限公司
- 当前专利权人: 京东方科技集团股份有限公司
- 当前专利权人地址: 北京市朝阳区酒仙桥路10号
- 代理机构: 北京三高永信知识产权代理有限责任公司
- 代理人: 徐立
- 主分类号: H01L23/60
- IPC分类号: H01L23/60 ; H01L27/12
摘要:
本发明公开了一种阵列基板制造方法、阵列基板和显示装置,属于显示装置领域。所述方法包括:在基板上形成第一图形,所述第一图形包括多根信号线和多根连接在任意两根所述信号线之间的静电防护线;在形成所述第一图形的上方的第二图形的过程中,刻断每根静电防护线。通过静电防护线将两根信号线连接,当在阵列基板的制造过程中,产生ESD电流时,ESD电流不再只在一根信号线内扩散,ESD电流还在通过静电防护线连接的信号线扩散形成等电位,从而避免了高压ESD对阵列基板的损伤,实现了静电防护,提高了产品的良品率;在后续步骤中,刻断该静电防护线,保证阵列基板制成后正常工作。
摘要(英):
The present disclosure provides a method for fabricating an array substrate. The method includes providing a substrate; forming a first pattern on the substrate including a plurality of signal lines and a plurality of electrostatic discharge (ESD) lines, wherein an ESD line is configured to connect two signal lines; and removing a portion of each ESD line during a process for forming a second pattern over the first pattern to disconnect the two signal lines.
公开/授权文献:
- CN104900633A 一种阵列基板制造方法、阵列基板和显示装置 公开/授权日:2015-09-09
IPC结构图谱:
H | 电学 |
--H01 | 基本电气元件 |
----H01L | 半导体器件;其他类目未包含的电固体器件 |
------H01L23/00 | 半导体或其他固态器件的零部件 |
--------H01L23/552 | .防辐射保护装置,例如光 |
----------H01L23/60 | ..防静电荷或放电的保护装置,例如法拉第防护屏 |