
基本信息:
- 专利标题: 编码装置、解码装置、编/解码装置以及记录/再现装置
- 专利标题(英):Encoding devices, decoding devices, encoding/decoding devices, and recording/reproduction devices
- 申请号:CN200810185675.2 申请日:2008-12-19
- 公开(公告)号:CN101499806B 公开(公告)日:2013-08-21
- 发明人: 金冈利知 , 伊东利雄
- 申请人: 富士通株式会社
- 申请人地址: 日本神奈川县川崎市
- 专利权人: 富士通株式会社
- 当前专利权人: 富士通株式会社
- 当前专利权人地址: 日本神奈川县川崎市
- 代理机构: 北京三友知识产权代理有限公司
- 代理人: 李辉; 吕俊刚
- 优先权: 2008-021282 2008.01.31 JP
- 主分类号: H03M13/29
- IPC分类号: H03M13/29 ; H03M13/11 ; H03M13/27 ; H03M13/15 ; G11B20/18
摘要:
本发明涉及编码装置、解码装置、编/解码装置以及记录/再现装置。一种不增大电路规模而进行纠错的纠错装置。一种编码器,该编码器包括:第一ECC编码器,其按照每m(m≥2)比特而将数据串交织成n(n≥2)块数据串,并添加纠错码奇偶校验;奇偶校验编码器,其按照所述纠错码字的每多个比特而生成奇偶校验比特,并将所述奇偶校验比特添加到所述纠错码字;以及第二ECC编码器,其生成作为利用迭代解码的线性编码的第二纠错编码。由于生成了其中向每多个比特添加奇偶校验比特的级联型编码数据,所以即使将数据串交织成多个块并生成纠错码奇偶校验,也能够防止电路规模的增大。
公开/授权文献:
- CN101499806A 编码装置、解码装置、编/解码装置以及记录/再现装置 公开/授权日:2009-08-05
IPC结构图谱:
H | 电学 |
--H03 | 基本电子电路 |
----H03M | 一般编码、译码或代码转换 |
------H03M13/00 | 用于检错或纠错的编码、译码或代码转换;编码理论基本假设;编码约束;误差概率估计方法;信道模型;代码的模拟或测试 |
--------H03M13/29 | .合并两个或多个代码或代码结构,例如乘积码、广义乘积码、链接码、内层码和外层码 |